Acc C1 5 C2 C3 Déf.

Save this PDF as:
 WORD  PNG  TXT  JPG

Dimension: px
Commencer à balayer dès la page:

Download "Acc. 5 6 7 0 6 1 6 2 0 1 5 1 0 7 0 6 7 5 6 0 C1 5 C2 C3 Déf."

Transcription

1 E 7 La mémoire sous Linux Exercice 1 : MMU a) La MMU est capable de traduire les adresses physiques en adresses logiques paginées. Aussi, grâce à un bit de validation, il devient possible de ne stocker réellement que ce dont les programmes ont besoin sur l'instant, et de ne charger les zones au fur et à mesure qu'ils sont demandés. Ainsi, les données ne sont plus complètement contenues dans la mémoire centrale, il s'agit de mémoire virtuelle. b) Pagination multi-niveaux (hypertable). En utilisant un principes de virtualisation à plusieurs niveaux : c'est à dire des tables de pages de tables de pages de tables de pages... etc... c) Acc C1 5 C2 C3 éf. Exercice 2 : Adresses logiques et adresses...? a) Accès à la case 9, déplacement 15. b) éfaut de page, chargement en 3ème entrée de la page 4. Exercice 3 : La page 4 a) FIFO : 1 b) LRU : 2 c) FIFO : 1, LRU : 1 d) FIFO : 5, LRU : 5 Exercice 4 : Evolution de la mémoire a) FIFO Case Case Case Case défaut

2 LRU Case Case Case Case défaut b) FIFO Accès Case Case Case 3 6 défaut LRU Accès Case 1 4 Case 2 Case 3 défaut c) seconde chance : Seconde chance : Case 1 4(1) 4(1) 4(1) 4(1) 4(1) 4(0) 4(0) 12(1) 12(1) 12(1) 12(1) Case 2 5(1) 5(1) 5(1) 5(1) 9(1) 9(1) 9(1) 9(1) 9(1) 9(1) Case 3 6(1) 6(1) 6(1) 6(1) 6(1) 6(1) 6(0) 6(0) 10(1) Case 4 8(1) 8(1) 8(1) 8(1) 8(1) 4(1) 4(1) 4(1) défaut d) LRU Accès

3 Case Case Case défaut Seconde chance Accès Case 1 1(1) 1(1) 1(1) 1(0) 1(0) 2(1) 2(1) 2(1) 2(1) 2(1) 2(1) Case 2 2(1) 2(1) 4(1) 4(1) 4(1) 4(1) 1(1) 1(1) 1(1) 1(1) Case 3 3(1) 3(1) 3(1) 3(1) 3(1) 3(0) 3(0) 4(1) 4(1) défaut

4 Exercice 5 : Cours a. Les pages partagées entre un processus père et un processus fils ne sont dupliquées dans l'espace d'adressage du fils que lors d'un accès en écriture. b. Un périphérique bloc organisé comme une suite de page. c. Si un processus accède à une page de son espace d'adressage qui n'est pas en mémoire centrale. d. Mémoire dite statique, plus rapide, plus chère et donc généralement moins grande utilisée pour la mémoire cache : contient les mots les plus récemments lus. e. 2, RA (Adresses) et RO (onnées) f. Principe de localité temporelle et spatiale. g. Le Write-through et le write-back. h. Non i. Généralement du code, des données et de la pile d'exécution du processus. Linux ajoute une différenciation régionale des variables initialisées et non initialisées. j. Une page est un contenant logique, une case est le contenant physique de données. k. Un triplet de la forme <n segment, n page, déplacement dans la page> l. Non m. Memory Management Unit n. Faux, il s'agit de la définition du principe de localité spatiale. o. Non, mais l'inverse oui. p. Non, cette affirmation ne veut rien dire! La multi-programmation implique l'utilisation de davantage d'espace en centrale mémoire et souvent le partage de mêmes ressources à plusieurs processus. q. Grâce à un bit de validation, la mémoire peut être encore non chargée en mémoire mais le sera uniquement lors de sa réquisition (éfaut de page, remplacement/chargement). Ainsi, la mémoire centrale est toujours remplie de données réellement nécessaires : le nombre de programmes et leur taille de mémoire nécessaire au total n'a plus de limite. r. 'abord en cache CPU, puis en cache MMU, puis grâce au bit de validation. s. Il se produit un déroutement de défaut de page : Le système d'exploitation lance une entrée/sortie disque pour charger la page en mémoire dans une case libre. L adresse de la page sur disque est stockée dans la table des pages. t. Au hasard, FIFO non pertinent mais peu couteux, LRU couteux maix pertinent. u. roits, ate Accès, Bit modification, Bit disque, N Case physique. v. Savoir lorsqu'on est par exemple en write-back, s'il faut mettre à jour la données avant de la remplacer (car si le bit est à 1, c'est qu'elle a subit une modification). w. Une région de code, une région des variables initialisées, une région des variables non initialisées, une région pour la pile. x. Elle peut être partagée ou sécurisée par groupe/utilisateur. y. kswapd z. Pour le processus ayant le plus de pages en mémoire (max nb_tasks/(priority+1)), une page est victime si elle atteint un âge donnée dans être référencée. z'. SHM (Shared memory)

5 Exercice 6 : Anomalies I a) 1) 2^24 = 16Mo 2) 9 bits 3) 24 9 = 15 bits 4) 20 bits 5) 20 9 = 11 bits 6) 2^15 = 32Ko I b) Oui. Le programme a besoin de 2000 octets de données et de 1024 octets de code, donc un total de 3024 octets en mémoire. Le nombre de pages occupées : [3024 / 512] = 6 pages. ans la dernière page, il reste = 48 octets libres, ce qui cause la fragmentation interne. II) Le format PT1(8bits) PT2(8bits) PT3(8bits) Offset(8bits) Le nombre de tables : (256*256). Le nombre d'entrées : 256 III) a) L'algorithme FIFO pour m=3 emandes M M M Il y a 9 défauts de pages. L'algorithme FIFO pour m=4. emandes M M M M Il y a 10 défauts de pages. Anomalie de belady. b) L'algorithme expliqué au point a) n'est pas à pile. Les états où l'inclusion n'est pas vérifiée sont les états d'index 7, 8 et 11 dans le vecteur de références aux pages (w).

Gestion de la mémoire centrale Allocation de la mémoire physique. Joëlle Delacroix NSY103 1

Gestion de la mémoire centrale Allocation de la mémoire physique. Joëlle Delacroix NSY103 1 Gestion de la mémoire centrale Allocation de la mémoire physique Joëlle Delacroix NSY13 1 Processeur Adressage de la mémoire centrale Données Adresse Commandes Cellule mémoire mémorisant 1 bit lec B u

Plus en détail

Gestion des processus / Gestion de la mémoire

Gestion des processus / Gestion de la mémoire Gestion des processus / Gestion de la mémoire Alexis Lechervy d après un cours de Jacques Madelaine Université de Caen A. Lechervy (Université de Caen) Gestion des processus / Gestion de la mémoire 1 /

Plus en détail

Systèmes d'exploitation Chapitre III. Gestion de la Mémoire

Systèmes d'exploitation Chapitre III. Gestion de la Mémoire Systèmes d'exploitation Chapitre III Gestion de la Mémoire 1 Objectifs Organisation de la mémoire principale : Savoir quelles zones sont libres et quelles zones sont utilisées. Règles d'allocation : qui

Plus en détail

La mémoire cache. Eduardo Sanchez Laboratoire de Systèmes Logiques. Ecole Polytechnique Fédérale de Lausanne

La mémoire cache. Eduardo Sanchez Laboratoire de Systèmes Logiques. Ecole Polytechnique Fédérale de Lausanne La mémoire cache Laboratoire de Systèmes Logiques Organisation de la mémoire processeur registres c a c h e mémoire dispositifs I/O taille: vitesse: largeur de bande (MB/sec): 200B 64KB 32MB 2GB 5ns 10ns

Plus en détail

La gestion de la mémoire

La gestion de la mémoire La gestion de la mémoire 1. Rôle Le gestionnaire de mémoire est un sous-ensemble du système d exploitation. Son rôle est de partager la mémoire entre l O.S. et les diverses applications. Le terme «mémoire»

Plus en détail

Mémoire virtuelle. Généralités

Mémoire virtuelle. Généralités Mémoire virtuelle Généralités La pagination pure - Conversion d adresses virtuelles en adresses physiques - Table des pages à plusieurs niveau et table inversée - Algorithmes de remplacement de page -

Plus en détail

La mémoire. Polytech Paris-Sud Cycle ingénieur de la filière étudiant. Louis Mandel Université Paris-Sud 11 Louis.Mandel@lri.

La mémoire. Polytech Paris-Sud Cycle ingénieur de la filière étudiant. Louis Mandel Université Paris-Sud 11 Louis.Mandel@lri. La mémoire Polytech Paris-Sud Cycle ingénieur de la filière étudiant Louis Mandel Université Paris-Sud 11 Louis.Mandel@lri.fr année 2012/2013 Aspects matériels de la mémoire Types de mémoires Type Accès

Plus en détail

Gestion de la Mémoire 1 ère partie: Point de vue processeur. Chapitre 5

Gestion de la Mémoire 1 ère partie: Point de vue processeur. Chapitre 5 Gestion de la Mémoire 1 ère partie: Point de vue processeur Chapitre 5 Présentation La mémoire peut être adressée de 3 points de vue Point de vue processeur Comment le processeur adresse la mémoire physique

Plus en détail

LA mémoire virtuelle est une technique qui permet d exécuter des programmes

LA mémoire virtuelle est une technique qui permet d exécuter des programmes Chapitre Mémoire virtuelle LA mémoire virtuelle est une technique qui permet d eécuter des programmes dont la taille ecède la taille de la mémoire réelle. L espace d adressage d un processus, généré par

Plus en détail

Comment améliorer la capacité et la rapidité d'accès à la mémoire centrale?

Comment améliorer la capacité et la rapidité d'accès à la mémoire centrale? Hiérarchie mémoire Comment améliorer la capacité et la rapidité d'accès à la mémoire centrale? 6. 1 Tous les programmes que l on exécute et toutes les données auxquelles on accède doivent être «chargés»

Plus en détail

Chargement de processus Allocation contigüe Allocation fragmentée Gestion de pages. Gestion mémoire. Julien Forget

Chargement de processus Allocation contigüe Allocation fragmentée Gestion de pages. Gestion mémoire. Julien Forget Julien Forget Université Lille 1 École Polytechnique Universitaire de Lille Cité Scientifique 59655 Villeneuve d Ascq GIS 3 2011-2012 1 / 46 Rôle du gestionnaire de mémoire Le gestionnaire de mémoire a

Plus en détail

Chapitre V : La gestion de la mémoire. Hiérarchie de mémoires Objectifs Méthodes d'allocation Simulation de mémoire virtuelle Le mapping

Chapitre V : La gestion de la mémoire. Hiérarchie de mémoires Objectifs Méthodes d'allocation Simulation de mémoire virtuelle Le mapping Chapitre V : La gestion de la mémoire Hiérarchie de mémoires Objectifs Méthodes d'allocation Simulation de mémoire virtuelle Le mapping Introduction Plusieurs dizaines de processus doivent se partager

Plus en détail

Mémoire principale. Von Neumann vs. Harvard. Terminologie. Architecture et technologie des ordinateurs II. G. Tempesti Semaine VIII 1 CPU.

Mémoire principale. Von Neumann vs. Harvard. Terminologie. Architecture et technologie des ordinateurs II. G. Tempesti Semaine VIII 1 CPU. principale Structure Fonctionnement Accès MÉMOIRE PRINCIPALE BUS SYSTÈME DD Instructions MMU TLB Unité de de Unité de de Traitement Données Décodeur PC ALU Unité Flottante Registres Von Neumann vs. Harvard

Plus en détail

Examen 2. Q1 (3 points) : Quel mot ou concept relié aux ordinateurs correspond à la définition suivante :

Examen 2. Q1 (3 points) : Quel mot ou concept relié aux ordinateurs correspond à la définition suivante : GI-1001, 24 avril 2012 Nom/Matricule : Examen 2 Cet examen vaut 40% de la note totale du cours. Les questions seront corrigées sur un total de 40 points. La valeur de chaque question est indiquée avec

Plus en détail

1 Exercice 1 Question de cours (3 points)

1 Exercice 1 Question de cours (3 points) Info32B Systèmes d'exploitations année 2012-2013 Partiel 26 février 2013 N. Sabouret & A. Methni L'épreuve dure 1h30. Tous les documents sont autorisés. Les exercices sont indépendants. 1 Exercice 1 Question

Plus en détail

Gestion de la mémoire

Gestion de la mémoire Gestion de la mémoire Rappels Le CPU accède à la mémoire RAM en lisant des mots de 16, 32, 64, voire 128 bits (2, 4, 8, 16 octets). Chaque octet de 8 bits est rangé dans une «case» de la mémoire. Chaque

Plus en détail

Exercice 1 Question de cours (3 points)

Exercice 1 Question de cours (3 points) Info32B Systèmes d Exploitations année 2015-2016 Examen 14 décembre 2015 N. Sabouret, R. Bonaque, M. Gleize Nom : Prénom : Signature : L épreuve dure 2h30. Tous les documents sont autorisés. Le sujet comprend

Plus en détail

Partie 7 : Gestion de la mémoire

Partie 7 : Gestion de la mémoire INF3600+INF2610 Automne 2006 Partie 7 : Gestion de la mémoire Exercice 1 : Considérez un système disposant de 16 MO de mémoire physique réservée aux processus utilisateur. La mémoire est composée de cases

Plus en détail

Systèmes d Exploitation - ENSIN6U3. Aix-Marseille Université

Systèmes d Exploitation - ENSIN6U3. Aix-Marseille Université Systèmes d Exploitation - ENSIN6U3 Gestion de la mémoire Leonardo Brenner 1 Jean-Luc Massat 2 1 Leonardo.Brenner@univ-amu.fr 2 Jean-Luc.Massat@univ-amu.fr Aix-Marseille Université Faculté des Sciences

Plus en détail

Questions à choix multiples Page 1 de 11

Questions à choix multiples Page 1 de 11 INF4170 Architecture des ordinateurs Examen final hiver 2015 Question #1 Quelle est la taille du registre IF/ID dans le circuit du processeur avec pipeline sans gestion des aléas, considérant que le signal

Plus en détail

Gestion de la mémoire. Abdelouahed Gherbi Hiver 2014

Gestion de la mémoire. Abdelouahed Gherbi Hiver 2014 Gestion de la mémoire Abdelouahed Gherbi Hiver 2014 1 Plan Introduction Systèmes monoprogramés Protection Relocation Va-et-vient (Swapping) Systèmes multiprogrammés Partition fixes Partition variables

Plus en détail

Question 1 (5 pts ) : Généralités

Question 1 (5 pts ) : Généralités Question 1 (5 pts ) : Généralités Répondez, en 5 lignes maximum, aux questions suivantes : a) Expliquez brièvement pourquoi les «threads» sont aussi appelés processus légers? Un threads est rattaché à

Plus en détail

Gestion de la mémoire centrale

Gestion de la mémoire centrale Gestion de la mémoire centrale Allocation de la mémoire physique : la pagination Joëlle Delacroix NFA3 1 Rappels architecture : Fonction de mémorisation CPU Mémoire centrale 1 2 3 Adresse physique RAD

Plus en détail

Gestion de la mémoire Le corrigé

Gestion de la mémoire Le corrigé INF2610 Automne 2012 Gestion de la mémoire Le corrigé Solution 1 2) Oui, la dernière page d un segment peut être non pleine -> fragmentation interne. Oui, car les segments sont de tailles variables. ->

Plus en détail

IV. Système de Gestion des Fichiers. 2. La structure sur disque logique d'un système de fichier. 3. Répartition physique des fichiers en blocs

IV. Système de Gestion des Fichiers. 2. La structure sur disque logique d'un système de fichier. 3. Répartition physique des fichiers en blocs IV. Système de Gestion des Fichiers 1. Représentation interne du SGF 2. La structure sur disque logique d'un système de fichier 3. Répartition physique des fichiers en blocs 1 1. Représentation interne

Plus en détail

GESTION DE LA MEMOIRE

GESTION DE LA MEMOIRE Chapitre 7 GESTION DE LA MEMOIRE Pour pouvoir utiliser un ordinateur en multiprogrammation, le SE charge plusieurs processus en mémoire centrale (MC). La façon la plus simple consiste à affecter à chaque

Plus en détail

Cours IV: Le système de gestion de fichiers

Cours IV: Le système de gestion de fichiers Cours IV: Le système de gestion de fichiers Patrick MARTINEAU Ecole Polytechnique de l Université de Tours 64, Avenue Jean Portalis 37200 TOURS 1 er octobre 2008 P. Martineau (Polytech Tours) Cours IV:

Plus en détail

Question 2 (4.5 pts) : Synchronisation «passage à niveau»

Question 2 (4.5 pts) : Synchronisation «passage à niveau» Hiver 2005 Page 1 sur 7 INF3600 Question 1 (3 pts ) : Généralités Répondez, en 5 lignes maximum, aux questions suivantes : a) Un système possède suffisamment de mémoire pour contenir 4 processus en mémoire

Plus en détail

LA GESTION DE LA MEMOIRE

LA GESTION DE LA MEMOIRE CHAPITRE 5 : LA GESTION DE LA MEMOIRE Objectifs spécifiques Connaître le principe de gestion de mémoire en monoprogrammation Connaître le principe de gestion de mémoire en multiprogrammation Connaître

Plus en détail

Gestion de la mémoire

Gestion de la mémoire Gestion de la mémoire Michel Simatic module CSC4508/M2 Avril 2015 Gestion de la mémoire Plan du document 1 Point de vue système............................................................ 3 2 Point de

Plus en détail

GIF-1001 Ordinateurs: Structure et Applications Solutions : La gestion de la mémoire

GIF-1001 Ordinateurs: Structure et Applications Solutions : La gestion de la mémoire GIF-1001 Ordinateurs: Structure et Applications Solutions : La gestion de la mémoire 1. Décrivez, pour l allocation contiguë de mémoire avec partitions à taille variables pour placer des processus en mémoire,

Plus en détail

Plan INF 227. Gestion Mémoire. B. Dupouy. Gestion mémoire. Gestion mémoire

Plan INF 227. Gestion Mémoire. B. Dupouy. Gestion mémoire. Gestion mémoire INF 227 Gestion Mémoire B. Dupouy Plan Allocation contigüe!partitions de taille fixe!partitions de taille variable -!gestions des trous? (compactage, ramasse miettes) -!stratégies de placement (Worst fit,

Plus en détail

Gestion du système de fichiers. Côté utilisateur Description du système Côté concepteur

Gestion du système de fichiers. Côté utilisateur Description du système Côté concepteur Gestion du système de fichiers Côté utilisateur Description du système Côté concepteur Création d un fichier : par un processus qui lui affecte un nom qui sera ensuite connu de tous Introduction Fichier

Plus en détail

Gestion de la mémoire

Gestion de la mémoire Gestion de la mémoire Plus encore que la gestion du processeur, la gestion de la ressource mémoire est un point fondamental pour les performances globales de l'ordinateur. Le système d'exploitation doit

Plus en détail

Examen Corrigé NFP137 : Systèmes et applications concurrentes

Examen Corrigé NFP137 : Systèmes et applications concurrentes CONSERVATOIRE NATIONAL DES ARTS et METIERS Centre de Paris Examen Corrigé NFP137 : Systèmes et applications concurrentes 3 juillet 2007 Exercice 1 : Gestion des ressources : L algorithme du banquier. Lorsqu

Plus en détail

Chapitre 11: Technologie et Hiérarchie mémoire

Chapitre 11: Technologie et Hiérarchie mémoire Chapitre 11: Technologie et Hiérarchie mémoire M. Dubacq IUT de Villetanneuse 2008 2009 2/22 Caractéristiques principales de la mémoire > Méthode d accès : Séquentiel : accès successif à tous les emplacements,

Plus en détail

CHAPITRE VI : SYSTEME DE GESTION DE FICHIERS

CHAPITRE VI : SYSTEME DE GESTION DE FICHIERS 56 CHAPITRE VI : SYSTEME DE GESTION DE FICHIERS 6.1 INTRODUCTION : Afin de fournir un accès efficace et pratique au disque, le SE impose un système de gestion de fichiers (SGF) pour permettre de stocker,

Plus en détail

Gestion de la mémoire

Gestion de la mémoire Gestion de la mémoire Marc Pouzet ENS Cours L3 Systèmes et Réseaux 25 mai 2015 Aspects matériels de la mémoire Types de mémoires 1 Type Accès Vitesse Persistance Domaine d utilisation Registre lecture-écriture

Plus en détail

Cours 3. Gestion de la mémoire (2/2)

Cours 3. Gestion de la mémoire (2/2) Cours 3 Gestion de la mémoire (2/2) PolyTECH Thomas Lavergne Université Paris-Sud Plan Cours 2 Fonctionnement de la mémoire Méthodes d'allocation Pagination Politique de remplacement Cours 3 Segmentation

Plus en détail

NFP Système d exploitation

NFP Système d exploitation NFP 136 - Système d exploitation Amélie Lambert 2013-2014 Amélie Lambert 2013-2014 1 / 39 Plan du cours 1 Gestion de la mémoire centrale 2 Gestion de la mémoire virtuelle 3 Système de gestion de fichiers

Plus en détail

Architecture des systèmes informatiques

Architecture des systèmes informatiques 1/23 Architecture des systèmes informatiques Chapitre Idir AIT SADOUNE CentraleSupélec - Département Informatique 3, rue Joliot-Curie, 91192 Gif-sur-Yvette cedex Année

Plus en détail

Implémentation des systèmes de fichiers. Didier Verna. didier@lrde.epita.fr http://www.lrde.epita.fr/ didier. Systèmes d Exploitation

Implémentation des systèmes de fichiers. Didier Verna. didier@lrde.epita.fr http://www.lrde.epita.fr/ didier. Systèmes d Exploitation 1/25 Implémentation des systèmes de fichiers didier@lrde.epita.fr http://www.lrde.epita.fr/ didier 2/25 Table des matières 1 2 Méthodes d allocation 3 Implémentation des répertoires 4 Implémentation du

Plus en détail

Bases de données. Cours 2 : Stockage

Bases de données. Cours 2 : Stockage Bases de données Polytech Paris-Sud Apprentis 4 ème année Cours 2 : Stockage kn@lri.fr http://www.lri.fr/~kn Plan 1 Rappels 2 Stockage 2.1 Introduction 2.2 Aspects bas-niveau 2.3 Stockage pour les SGBD

Plus en détail

partie en parallèle : Programmation système et réseau du point de vue «Multiprocessus Plan

partie en parallèle : Programmation système et réseau du point de vue «Multiprocessus Plan 2 ème LST Info&Miage partie en parallèle : Programmation système et réseau du point de vue «Multiprocessus» Chapitre : Introduction à la Concurrence entre processus & Exclusion Mutuelle Chapitre 2 : Coopération

Plus en détail

LA FORMATION CONTINUE PAR LA PRATIQUE

LA FORMATION CONTINUE PAR LA PRATIQUE LE BINAIRE C'est vers la fin des années 1930 que Claude Shannon démontra qu'une machine exécutant des informations logiques pouvait manipuler de l'information. A l'aide de " contacteurs " fermés pour vrai

Plus en détail

Plan. Bases de données. Cours 2 : Stockage. Quels types de mémoire pour une BD? Où stocker les données? Polytech Paris-Sud. Apprentis 4 ème année

Plan. Bases de données. Cours 2 : Stockage. Quels types de mémoire pour une BD? Où stocker les données? Polytech Paris-Sud. Apprentis 4 ème année Bases de données Polytech Paris-Sud Apprentis 4 ème année Cours 2 : Stockage 2.1 Introduction 2.2 Aspects bas-niveau kn@lri.fr http://www.lri.fr/~kn 2/20 Hierarchie mémoire : Où stocker les données? Type

Plus en détail

Gestion des fichiers

Gestion des fichiers Gestion des fichiers Généralités Un fichier (file) est un ensemble de données portant un nom et généralement situé en mémoire secondaire. Les opérations courantes à effectuer sur un fichier sont open :

Plus en détail

Module : Fichier. Chapitre I : Généralités

Module : Fichier. Chapitre I : Généralités Module : Fichier Semestre 1 Année : 2010/2011-1- SOMMAIRE 1. Introduction 2. Définition d un fichier 3. Caractéristiques d un fichier 4. Topologie des fichiers 5. Résumé 6. QCM 7. Exercices 8. Bibliographie

Plus en détail

Projet # 2 : MODBUS TABLE DES MATIÈRES... 2 MISE EN SITUATION... 3 PROGRAMME PLC... 4 ÉTAPES DE RÉALISATION (100 POINTS)... 5

Projet # 2 : MODBUS TABLE DES MATIÈRES... 2 MISE EN SITUATION... 3 PROGRAMME PLC... 4 ÉTAPES DE RÉALISATION (100 POINTS)... 5 243-264 Automatismes II JF Fortier (auteur : T. Hudon) Pondération : 10% A14 Table des matières TABLE DES MATIÈRES... 2 MISE EN SITUATION... 3 PROGRAMME PLC... 4 ÉCRITURE DU PLC AU ROBOT... 4 LECTURE DU

Plus en détail

CONSERVATOIRE NATIONAL DES ARTS ET METIERS

CONSERVATOIRE NATIONAL DES ARTS ET METIERS CONSERVATOIRE NATIONAL DES ARTS ET METIERS Durée : 2 heures METHODES DE PROGRAMMATION SYSTEMES UE NSY103 - NANCY/METZ INTERVENANT : E. DESVIGNE CORRECTION DE LA SESSION DE RATTRAPAGE 13/09/2011 Année 2010

Plus en détail

Les systèmes d exploitation. Gestion de la mémoire

Les systèmes d exploitation. Gestion de la mémoire Les systèmes d exploitation Gestion de la mémoire 1 Gestion de la mémoire - Systèmes qui déplacent les processus entre la mémoire principale et le disque dur (va et vient et pagination). - Ceux qui ne

Plus en détail

SCHEDULING. 1.1 Simultanéité, ressources On appelle simultanéité l'activation de plusieurs processus au même moment.

SCHEDULING. 1.1 Simultanéité, ressources On appelle simultanéité l'activation de plusieurs processus au même moment. Chapitre SCHEDULING. ASPECTS GENERAUX DES PROCESSUS Un processus est un programme qui s'exécute, ainsi que ses données, sa pile, son compteur ordinal, son pointeur de pile et les autres contenus de registres

Plus en détail

Architecture t du processeur

Architecture t du processeur ASP Architecture t du processeur Interfaces et accès Michel Starkier 1 Architectures architecture de Harvard architecture de von Neumann d'instruction ti de données instructions et données ima imd dma

Plus en détail

GESTION DE LA MEMOIRE

GESTION DE LA MEMOIRE GESTION DE LA MEMOIRE MEMOIRE CENTRALE (MC) MEMOIRE SECONDAIRE (MS) 1. HIÉRARCHIE ET DIFFÉRENTS TYPES DE MÉMOIRE... 2 2. MÉMOIRE CACHE... 3 3. MODÈLE D'ALLOCATION CONTIGUË (MC OU MS)... 5 3.1. STRATÉGIE

Plus en détail

CNAM. Mémoires de Masse. 2007/2008 Ivan Boule

CNAM. Mémoires de Masse. 2007/2008 Ivan Boule Mémoires de Masse 1 Plan Disques durs Formattages physiques et logiques Tri des requêtes d'entrée/sortie Mémoires Flash - Principes Mémoires Flash de type NOR Mémoires Flash de type NAND 2 Disque Dur Plateaux

Plus en détail

La mémoire. B. Dupouy SIP 2002-2003

La mémoire. B. Dupouy SIP 2002-2003 La mémoire B. Dupouy SIP 2002-2003 21/01/03 ENST Dép. INFRES 1 Gestion de la mémoire + 1. Qu'est-ce que la mémoire? - Définitions, exemples 2. Allocation contiguë en mémoire - Partitions de taille fixe,

Plus en détail

Le matériel : architecture des ordinateurs

Le matériel : architecture des ordinateurs Chapitre 6 Le matériel : architecture des ordinateurs Von Neumann rédige en 1945 un texte d une dizaine de pages dans lequel il décrit les plans d une nouvelle machine, l EDVAC (Electronic Discrete Variable

Plus en détail

Exercice 1 Question de cours (4 points)

Exercice 1 Question de cours (4 points) Info32B Systèmes d Exploitations année 2015-2016 Examen 15 décembre 2016 N. Sabouret L épreuve dure 2h00. Tous les documents sont autorisés. Le sujet comprend 4 exercices indépendants. Toutes vos réponses

Plus en détail

Unité 9: Unité centrale de traitement. Unité 9: Unité centrale de traitement

Unité 9: Unité centrale de traitement. Unité 9: Unité centrale de traitement Objectifs : À la fin de cette unité, vous connaîtrez le fonctionnement de l'unité centrale de traitement d'un ordinateur. Pour y arriver, vous devrez atteindre les objectifs suivants : - décrire les différentes

Plus en détail

Systèmes d'exploitation Chapitre 3: Gestion de fichiers

Systèmes d'exploitation Chapitre 3: Gestion de fichiers Université Cadi Ayyad Faculté Polydisciplinaire de Safi Département sciences mathématiques et informatique Systèmes d'exploitation Chapitre 3: Gestion de fichiers Le stockage fiable, rapide de grandes

Plus en détail

CNAM. Gestion Mémoire. 2007/2008 Ivan Boule

CNAM. Gestion Mémoire. 2007/2008 Ivan Boule Gestion Mémoire 1 Plan Rôle de la mémoire Espace d'adressage Allocation régions mémoire de tailles variables Gestion de la mémoire centrale par zones Gestion de la mémoire centrale par pagination 2 Rôle

Plus en détail

Systèmes à microprocesseurs. Généralités

Systèmes à microprocesseurs. Généralités Systèmes à microprocesseurs Généralités 1 Architecture générale CPU : Central Processor Unit Mémoires : Réaliser les calculs Entrées / Sorties : Stocker les programmes Stocker les variables Intéragir avec

Plus en détail

Architecture des ordinateurs. Optimisation : pipeline. Pipeline (I) Pipeline (II) Exemple simplifié : Instructions de type R

Architecture des ordinateurs. Optimisation : pipeline. Pipeline (I) Pipeline (II) Exemple simplifié : Instructions de type R Architecture des ordinateurs Licence Informatique - Université de Provence Jean-Marc Talbot Optimisation : pipeline jtalbot@cmi.univ-mrs.fr L3 Informatique - Université de Provence () Architecture des

Plus en détail

UNIVERSITE SAAD DAHLAB DE BLIDA

UNIVERSITE SAAD DAHLAB DE BLIDA Chapitre 5 :. Introduction aux méthodes par séparation et évaluation Les méthodes arborescentes ( Branch and Bound Methods ) sont des méthodes exactes d'optimisation qui pratiquent une énumération intelligente

Plus en détail

Lycée Louis Couffignal

Lycée Louis Couffignal CREMMEL Marcel Lycée Louis Couffignal STRASBOURG Les dspic sont des microcontroleurs 16 bits rapides avec des capacités de DSP (Digital Signal Processor) convenant ainsi à de nombreuses applications de

Plus en détail

OEC010109. Date de production : 2014-05-01 08:31:13 Utilisateur. : Diane Hamelin Organisme d'attache de l'utilisateur

OEC010109. Date de production : 2014-05-01 08:31:13 Utilisateur. : Diane Hamelin Organisme d'attache de l'utilisateur Ministère de l'enseignement supérieur, de la Recherche, de la Science et de la Technologie OEC010109 Date de production : 2014-05-01 08:31:13 Utilisateur : Diane Hamelin Organisme d'attache de l'utilisateur

Plus en détail

1 Exercice 1 Question de cours (4 points)

1 Exercice 1 Question de cours (4 points) Info32B Systèmes d'exploitation année 2013-2014 Examen (1ère session) 16 décembre 2014 N. Sabouret L'épreuve dure 2h30. Tous les documents sont autorisés. Les exercices sont indépendants. 1 Exercice 1

Plus en détail

Gestion de la mémoire

Gestion de la mémoire Gestion de la mémoire Mémoire physique Généralités Autrefois, la mémoire principale était une ressource coûteuse. Elle devait donc être utilisée de manière optimale et diverses stratégies étaient employées.

Plus en détail

Les systèmes de fichiers

Les systèmes de fichiers Les systèmes de fichiers I Généralités Fichiers : motivation Un disques est une collection de blocs adressables qui peuvent être lus et écrits. Pour utiliser un disque, il faut décider où y placer l information

Plus en détail

Programmes gourmands en mémoire et qui ne "tiennent pas" toujours en RAM.

Programmes gourmands en mémoire et qui ne tiennent pas toujours en RAM. 1 sur 9 La mémoire virtuelle Définition Les problèmes de l'allocation mémoire Correspondance adresses virtuelles - adresses physiques Principes et mécanismes de base de la pagination La mémoire virtuelle

Plus en détail

Informatique éducative

Informatique éducative Généralisation de la technologie de l information et de la communication dans l enseignement Délégation de Khouribga Lycée Othmane Ben Affane Collégial Matière Informatique éducative Inspecteur pédagogique

Plus en détail

Plan. La gestion de la mémoire. Protection du noyau : le registre barrière

Plan. La gestion de la mémoire. Protection du noyau : le registre barrière Plan La gestion de la mémoire Luigi Santocanale Laboratoire d Informatique Fondamentale, Centre de Mathématiques et Informatique, 39, rue Joliot-Curie - F-13453 Marseille 7 décembre 2005 1 2 3 Luigi Santocanale

Plus en détail

6 - Le système de gestion de fichiers F. Boyer, UJF-Laboratoire Lig, Fabienne.Boyer@imag.fr

6 - Le système de gestion de fichiers F. Boyer, UJF-Laboratoire Lig, Fabienne.Boyer@imag.fr 6 - Le système de gestion de fichiers F. Boyer, UJF-Laboratoire Lig, Fabienne.Boyer@imag.fr Interface d un SGF Implémentation d un SGF Gestion de la correspondance entre la structure logique et la structure

Plus en détail

Il vous faudra contrôler plusieurs critères lors de son achat, notamment sa capacité ou encore sa vitesse de rotation.

Il vous faudra contrôler plusieurs critères lors de son achat, notamment sa capacité ou encore sa vitesse de rotation. Le disque dur est l'élément permettant de stocker les données de votre ordinateur. Le système d'exploitation ainsi que vos jeux, programmes et documents seront donc stockés sur ce périphérique. Lors de

Plus en détail

Trouver kernel32.dll

Trouver kernel32.dll Trouver kernel32.dll Jerome Athias http://www.athias.fr Du fait que parler directement au kernel n est pas une option, une solution alternative est nécessaire. La seule autre manière de parler au noyau

Plus en détail

Noyau d'un système d'exploitation INF2610. Chapitre 7 : Gestion de la mémoire

Noyau d'un système d'exploitation INF2610. Chapitre 7 : Gestion de la mémoire INF261 Chapitre 7 : Gestion de la mémoire Département de génie informatique et génie logiciel Hiver 214 Chapitre 7 - Gestion de la mémoire Généralités Comment organiser la mémoire physique? Comment organiser

Plus en détail

Guide de configuration du serveur Oracle pour BusinessObjects Planning

Guide de configuration du serveur Oracle pour BusinessObjects Planning Guide de configuration du serveur Oracle pour BusinessObjects Planning BusinessObjects Planning XI Release 2 Copyright 2007 Business Objects. Tous droits réservés. Business Objects est propriétaire des

Plus en détail

De l invisibilité des rootkits : application sous Linux

De l invisibilité des rootkits : application sous Linux De l invisibilité des rootkits : application sous Linux Eric Lacombe 1 Frédéric Raynal 2 Vincent Nicomette 3 1 eric.lacombe@{laas.fr,security-labs.org} LAAS-CNRS - EADS-CCR 2 frederic.raynal@security-labs.org

Plus en détail

Hiérarchie de Mémoire: Principale, Cache, Virtuelle

Hiérarchie de Mémoire: Principale, Cache, Virtuelle Hiérarchie de Mémoire: Principale, Cache, Virtuelle IFT1226 Heuring et Jordan ch 7 pp328-375 A. Tanenbaum, Architecture de l ordinateur, 4e edition, (J. Lapalme E. Cerny, F.-R. Boyer,M. Boyer,JP. David)

Plus en détail

Exposé. Thème : Les mémoires du PC

Exposé. Thème : Les mémoires du PC Université de Ouagadougou Année académique 2010-2011 Institut Burkinabé des Arts et Métiers (IBAM) SYSTEME D EXPLOITATION Exposé Thème : Les mémoires du PC Présenté par : Sissoko Fatou Enseignant : Guinko

Plus en détail

PARTIE 1 : STRUCTURE ET PRINCIPE DE FONCTIONNEMENT D UN SYSTEME A MICROPROCESSEUR PARTIE 2 : LES MICROCONTROLEURS PIC PARTIE 1

PARTIE 1 : STRUCTURE ET PRINCIPE DE FONCTIONNEMENT D UN SYSTEME A MICROPROCESSEUR PARTIE 2 : LES MICROCONTROLEURS PIC PARTIE 1 1 GÉNÉRALITÉS PARTIE 1 Un microprocesseur est un circuit intégré complexe caractérisé par une très grande intégration. Il est conçu pour interpréter et exécuter de façon séquentielle les instructions d'un

Plus en détail

Informatique pour tous

Informatique pour tous Informatique pour tous Architecture des ordinateurs - II Yannick Le Bras - MPSI Septembre 2013 Mémoire Section 1 Mémoire Mémoire Mémoire Unité de contrôle Unité arithmétique et logique Accumulateur Entrée

Plus en détail

Claude Kaiser Machine virtuelle et environnement utilisateur SRI_B CHAPITRE 1

Claude Kaiser Machine virtuelle et environnement utilisateur SRI_B CHAPITRE 1 CHAPITRE 1 FOURNIR À L'UTILISATEUR UNE MACHINE VIRTUELLE ET UN ENVIRONNEMENT D'EXÉCUTION DE PROGRAMMES Plan ENVIRONNEMENT DE TRAVAIL ADAPTÉ AU BESOIN DE L'UTILISATEUR Fonctions de l'environnement d'exécution

Plus en détail

Gestion de la mémoire. Benmoussa Yahia Université M hamed Bougara de Boumerdès

Gestion de la mémoire. Benmoussa Yahia Université M hamed Bougara de Boumerdès Gestion de la mémoire Benmoussa Yahia Université M hamed Bougara de Boumerdès yahia.benmoussa@gmail.com http://syscours.kilu.de Objectifs Gestion de le mémoire dans un système monoprogrammé Gestion de

Plus en détail

Les différents niveaux de RAID

Les différents niveaux de RAID Les différents niveaux de RAID Les niveaux standard Les différents types d'architecture RAID sont numérotés à partir de 0 et peuvent se combiner entre eux (on parlera alors de RAID 0+1, 1+0, etc.). RAID

Plus en détail

Architecture des Ordinateurs. Partie II:

Architecture des Ordinateurs. Partie II: Architecture des Ordinateurs Partie II: Définition: On appelle mémoire tout composant électronique capable de stocker temporairement des données. Catégories: On distingue plusieurs catégories de mémoires

Plus en détail

Architecture des ordinateurs. Mémoires (II) Licence Informatique - Université de Provence. Jean-Marc Talbot

Architecture des ordinateurs. Mémoires (II) Licence Informatique - Université de Provence. Jean-Marc Talbot Architecture des ordinateurs Licence Informatique - Université de Provence Jean-Marc Talbot Mémoires jtalbot@cmi.univ-mrs.fr L3 Informatique - Université de Provence () Architecture des ordinateurs 120

Plus en détail

Chapitre IV : La gestion de la mémoire

Chapitre IV : La gestion de la mémoire Chapitre IV : La gestion de la mémoire Eric.Leclercq@u-bourgogne.fr Département IEM http://ufrsciencestech.u-bourgogne.fr http://ludique.u-bourgogne.fr/leclercq February 3, 2016 Plan 1 Hiérarchie de mémoires

Plus en détail

IFT1227 Architecture des ordinateurs I

IFT1227 Architecture des ordinateurs I Plan Livre de référence : Architecture de l ordinateur, Andrew Tanenbaum, 4ème édition IFT1227 Architecture des ordinateurs I o Introduction o paginée o segmentée o Exemples virtuelle Jean Pierre DAVID

Plus en détail

M3 - Kernel Programming

M3 - Kernel Programming M3 - Kernel Programming Nicolas CORMIER Epitech 2008 Dans le cadre de la réalisation d'un début de micro kernel en mode protégé sur processeur x86, ce document décrit l'architecture du noyau ainsi que

Plus en détail

Architecture client - serveur

Architecture client - serveur Le modèle client-serveur De nombreuses applications fonctionnent selon un environnement client-serveur, cela signifie que des machines clientes contactent un serveur, une machine généralement très puissante

Plus en détail

Questions à choix multiples Page 1 de 11

Questions à choix multiples Page 1 de 11 INF3172 Principes des systèmes d'exploitation Examen intra hiver 2015 Question #1 Quel est l'objectif d'un système d'exploitation? a) Protéger les composants de l'ordinateur b) Fournir une abstraction

Plus en détail

Que faire avec un ordinateur?

Que faire avec un ordinateur? C H A P I T R E 5 Que faire avec un ordinateur? 1 L ordinateur et ses périphériques (pp. 80-81) doc 1 Les périphériques d un ordinateur (p. 80) 1. L écran et l imprimante permettent chacun de visualiser

Plus en détail

L3 Informatique - Systèmes d exploitation

L3 Informatique - Systèmes d exploitation L3 Informatique - Systèmes d exploitation Gestion de la mémoire D. Béchet Denis.Bechet@univ-nantes.fr Université de Nantes Faculté des Sciences et Techniques 2, rue de la Houssinière BP 92208 44322 Nantes

Plus en détail

Gestion de la mémoire. GIF-1001 Ordinateurs: Structure et Applications, Hiver 2015 Jean-François Lalonde

Gestion de la mémoire. GIF-1001 Ordinateurs: Structure et Applications, Hiver 2015 Jean-François Lalonde Gestion de la mémoire GIF-1001 Ordinateurs: Structure et Applications, Hiver 2015 Jean-François Lalonde Rappel: Allocation de la mémoire pour le DOS La mémoire du DOS est séparée en plusieurs parties:

Plus en détail

*EP001168177A1* EP 1 168 177 A1 (19) (11) EP 1 168 177 A1 (12) DEMANDE DE BREVET EUROPEEN. (43) Date de publication: 02.01.2002 Bulletin 2002/01

*EP001168177A1* EP 1 168 177 A1 (19) (11) EP 1 168 177 A1 (12) DEMANDE DE BREVET EUROPEEN. (43) Date de publication: 02.01.2002 Bulletin 2002/01 (19) Europäisches Patentamt European Patent Office Office européen des brevets *EP001168177A1* (11) EP 1 168 177 A1 (12) DEMANDE DE BREVET EUROPEEN (43) Date de publication: 02.01.2002 Bulletin 2002/01

Plus en détail

Architecture d Oracled. Richard CHBEIR Email : richard.chbeir@u-bourgogne.fr

Architecture d Oracled. Richard CHBEIR Email : richard.chbeir@u-bourgogne.fr Architecture d Oracled Richard CHBEIR Email : richard.chbeir@u-bourgogne.fr Plan Architecture Structure Physique Composants Processus Traitement de requêtes Structure Logique Architecture Un serveur Oracle

Plus en détail

SGM. Master S.T.S. mention informatique, première année. Isabelle Puaut. Septembre 2011. Université de Rennes I - IRISA

SGM. Master S.T.S. mention informatique, première année. Isabelle Puaut. Septembre 2011. Université de Rennes I - IRISA SGM Master S.T.S. mention informatique, première année Isabelle Puaut Université de Rennes I - IRISA Septembre 2011 Isabelle Puaut SGM 2 / 1 Organisation de l enseignement Semestre 1 : processus, synchronisation

Plus en détail

Mémoire virtuelle. Abdelouahed Gherbi Hiver 2014

Mémoire virtuelle. Abdelouahed Gherbi Hiver 2014 Mémoire virtuelle Abdelouahed Gherbi Hiver 2014 1 Plan Introduction Pagination Pagination à la demande Algorithme de remplacement de pages Écroulement 2 Mémoire virtuelle Introduction Technique qui permet

Plus en détail

Performances et coûts

Performances et coûts Mémoires Performances et coûts Pour une technologie de circuits et une architecture données: Réduction du nombre de cycles d horloge nécessaires à l exécution d une instruction Simplification de l organisation

Plus en détail