SYSTEMES ELECTRONIQUES SYSTEMES INFORMATIQUES. http://www-master.ufr-info-p6.jussieu.fr/lmd/specialite/sesi/



Documents pareils
Conception et Intégration de Systèmes Critiques

Master. en sciences et technologies mention informatique. LIP6 - Frédéric Delvalle

2015 // des formations. programme. Retrouvez toutes ces informations sur enseirb-matmeca.bordeaux-inp.fr

Modules du DUT Informatique proposés pour des DCCE en 2014/2015

Master Informatique Aix-Marseille Université

UNIVERSITE HASSAN II DE CASABLANCA. FACULTE DES SCIENCES & TECHNIQUES MOHAMMEDIA Département Génie Electrique

Les systèmes embarqués Introduction. Richard Grisel Professeur des Universités Université de Rouen Nacer Abouchi Professeur ESCPE Lyon

UFR d Informatique. FORMATION MASTER Domaine SCIENCES, TECHNOLOGIE, SANTE Mention INFORMATIQUE

Master (filière Réseau) Parcours Recherche: Systèmes Informatiques et Réseaux (RTS)

Une méthode de conception de systèmes sur puce

Licence et Master E.E.A.

Catalogue des stages Ercom 2013

Thème 3 Conception et vérification d architectures de systèmes sur puce

SUPPLEMENT AU DIPLOME

Programme de la 1ère année

Panorama des études à travers les filières. FEEL du 23 octobre 2014

Université Libre de Tunis

PRESENTATION RESSOURCES. Christian Dupaty BTS Systèmes Numériques Lycée Fourcade Gardanne Académie d Aix Marseille

Présentation du M2 SIC : Systèmes Informatiques et Applications Marines

Initiation au HPC - Généralités

Les tablettes. Présentation tablettes Descriptif Fournisseurs Caractéristiques Comparatifs Conseils Perspectives Démonstration

Tout au long de votre cursus Quel métier futur? Dans quel secteur d activité? En fonction de vos goûts et aptitudes et du «niveau d emploi» dans ce

Pierre De Dobbeleer. Spécialiste Project Management, Electronique, Réseaux et télécommunications

FORMATION ÉOLIENNE LEADERSHIP DE LA CHAMPAGNE-ARDENNE

GCOS 7 sur microprocesseur standard Diane Daniel POIRSON 14 octobre 2004 Matériels 64 / DPS 7 / DPS 7000 Architecture & Evolution - Daniel POIRSON 1

Le Collège de France crée une chaire pérenne d Informatique, Algorithmes, machines et langages, et nomme le Pr Gérard BERRY titulaire

Modélisation des interfaces matériel/logiciel

Systèmes embarqués, mobilités et objets communicants

Virtualisation de postes de travail et d application. Jean-Claude DAUNOIS Senior Systems Engineer VMware

DOSSIER D INSCRIPTION PÉDAGOGIQUE

Après un Bac technologique STI Systèmes d information et numérique

PROGRAMME DU CONCOURS DE RÉDACTEUR INFORMATICIEN

Organisation du parcours M2 IR Les unités d enseignements (UE) affichées dans la partie tronc commun sont toutes obligatoires, ainsi que le stage et

DUT. Informatique, orientation Imagerie Numérique. Domaine : Sciences, Technologies, Santé. Mention : Informatique

Systèmes et traitement parallèles

Les Réseaux Informatiques

Informatique industrielle A Systèmes temps-réel J.F.Peyre. Partie I : Introduction

MASTER 2 PROFESSIONNEL. Génie Logiciel, Logiciels Répartis et Embarqués

UE 8 Systèmes d information de gestion Le programme

Architecture distribuée

Parcours en deuxième année

Formation et diplômes en Electronique et en Informatique

EMETTEUR ULB. Architectures & circuits. Ecole ULB GDRO ESISAR - Valence 23-27/10/2006. David MARCHALAND STMicroelectronics 26/10/2006

Quoi de neuf en contrôle/commande et systèmes embarqués (RIO, WSN...)?

Débouchés professionnels : des perspectives multiples. Conditions d accès : La formation à L INPT :

LICENCE : INFORMATIQUE GENERALE

Spécialité IAD. Master de Sciences et technologie de l UPMC. Mention informatique. Partenaires : ENST, ENSTA. Responsables : T. Artières, C.

ELP 304 : Électronique Numérique. Cours 1 Introduction

Robot WIFIBOT Lab V4. Lab V4.

DESCRIPTIF DES PROJETS 3EME ANNEE QUI SERONT PRESENTES LORS DE LA JOURNEE DE PROJET DE FIN D ETUDE LE 26/01/2012

Master of Science in Engineering

Architecture Reconfigurable Hétérogène à Gestion Hiérarchique Distribuée pour la Reconfiguration et la Prise de Décision

PC, Tablette, Smartphone, comment choisir ce qui me convient le mieux?

Efficacité énergétique pour les particuliers : une solution pour le monitoring énergétique

TAI049 Utiliser la virtualisation en assistance et en dépannage informatique TABLE DES MATIERES

Systèmes d exploitation

Formation Informations pédagogiques Modalités diverses Objectifs

Utilisation de matériels industriels avec des outils de virtualisation open source. Open Source dans le monde industriel

Logiciels et Systèmes Embarqués :

PROGRAMME DETAILLE. Parcours en première année en apprentissage. Travail personnel CC + ET réseaux

Profil UML pour TLM: contribution à la formalisation et à l automatisation du flot de conception et vérification des systèmes-sur-puce.

Conception de Systèmes de Communications Numériques

Découverte des tablettes tactiles (ipad d'apple et Galaxy Tab de Samsung

MASTER MANAGEMENT STRATEGIE, SPECIALITE CONSULTANT EN MANAGEMENT, ORGANISATION, STRATÉGIE

Introduction aux systèmes temps réel. Iulian Ober IRIT

Introduction aux systèmes temps réel

MASTER PROFESSIONNEL

Conception Electronique (CEL) Prof. Maurizio Tognolini

Limitations of the Playstation 3 for High Performance Cluster Computing

Poursuivre ses études à l'université de Rouen Masters professionnels en Informatique et en Mathématiques. UFR Sciences et Techniques /18

Informatique UE 102. Jean-Yves Antoine. Architecture des ordinateurs et Algorithmique de base. UFR Sciences et Techniques Licence S&T 1ère année

Contributions à l expérimentation sur les systèmes distribués de grande taille

La sécurité des ordiphones : mythe ou réalité?

Une solution complète pour télésurveiller et télégérer vos installations photovoltaïques

BULK SMS Envoi en masse d un message texte moyennant un téléphone mobile (GSM)

NOMENCLATURE. PARTIE 1 : PRODUITS, MATERIAUX et EQUIPEMENTS

L intelligence intégrée et connectée au cœur de vos projets. Dossier de presse

Pôles de compétitivité 2.0

La carte à puce. Jean-Philippe Babau

FICHE PRODUIT PRELIMINAIRE

Caractéristiques principales:

LE MICRO ORDINATEUR. Introduction Architecture Les supports amovibles Les composants Le système d exploitation Les portables

Implémentation Matérielle des Services d un RTOS sur Circuit Reconfigurable

Parcours Conception, Modélisation et Architecture des Systèmes Informatiques Complexes mention Informatique Paris-Saclay

A. Elmrabti. To cite this version: HAL Id: tel

//////////////////////////////////////////////////////////////////// Administration systèmes et réseaux

Chapitre 1 : Introduction aux méthodologies de conception et de vérification pour SE

Modélisation de la Reconfiguration Dynamique appliquée à un décodeur LDPC Non Binaire

11 Février 2014 Paris nidays.fr. france.ni.com

MASTER INFORMATIQUE COLLABORATIVE EN ENTREPRISE (ICE)

Description du programme du Master M2 MIAGE SIIN (1)

Environnement logiciel open source pour la création d œuvres artistiques interactives

MASTER SIR. Systèmes Informatiques & Réseaux

CLIENTS LÉGERS. Remote Desktop Services Linux Terminal Server Project

Cours des réseaux Informatiques ( )

Description des UE s du M2

Transcription:

http://www-master.ufr-info-p6.jussieu.fr/lmd/specialite/sesi/ SYSTEMES ELECTRONIQUES & SYSTEMES INFORMATIQUES RESPONSABLES: Julien Denoulet: julien.denoulet@upmc.fr Jean-Lou Desbarbieux: jean-lou.desbarbieux@upmc.fr

SESI: Objectif Former des spécialistes dans le domaine de la conception logicielle et matérielle (numérique et analogique) des systèmes embarqués Master en sciences et technologies Me n t io n in f o r mat iq ue SPÉCIALITÉ Syst èmes é l ec t r o n iq ues e t Syst èmes in f o r mat iq ues (sesi) 2 Systèmes embarqués Architectures matérielles et logicielles Multi-processeurs sur puce Systèmes reconfigurables (FPGA) Circuits intégrés numériques et analogiques Systèmes hétérogènes Développement d applications embarquées www-master.ufr-info-p6.jussieu.fr/lmd/specialite/sesi/ Contact Responsables : J. Denoulet, J.-L. Desbarbieux Coordination : B. Morelle master.info.sesi@upmc.fr

Systèmes Embarqués Téléphone portable Réseau de capteurs sans fil Liseuse 3 Capteur biomédical Satellite Automobile

A l intérieur? 4 Fonctions Logicielles Processeurs Mémoire Fonctions Matérielles Numériques Analogiques / RF Capteurs

Profils de Compétence SESI Architectures multi-coeur OS et applications 5 Conception de systèmes haut-niveau, architectures multi-cœurs et hautes performances, Conception conjointe matérielle/logicielle, systèmes d'exploitation embarqués

Profils de Compétence SESI Systèmes électroniques et programmables 6 Conception d'architectures matérielles et logicielles sur FPGA, Conception de coprocesseur optimisé, intégration système sur puce et carte

Profils de Compétence SESI Conception de Circuits Hétérogènes 7 Conception de circuits intégrés numériques et analogiques, CAO, intégration multi-domaines sur puce

Système (Transerve aux 3 profils) Interaction matérielle/logicielle à l intérieur du système 8 Interaction du système avec son environnement

Profils de Compétence M2 ELECTRONIQUE Systèmes Electroniques & Programmables INFORMATIQUE Conception de Circuits Hétérogènes Architectures Multi-Cœurs OS & Applications 10 M1 SOCLE COMMUN

Profils de Compétence L acquisition d un de ces profils se fait par un libre choix d UE Chaque UE est étiquetée comme recommandable pour un ou plusieurs des profils de compétence SESI Les enseignements sont dans la continuité des notions vues en licence d informatique ou d électronique 11

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE NUMERIQUE INFORMATIQUE Socle de compétences d un étudiant issu de la Licence d Electronique de l UPMC LE358 Elec Ana 2 LE317 Signaux & Systèmes LE357 Elec Num 2 LE359 Micro Contrôleur LI215 Langage C 2 LE200 Elec Ana 1 12 LE204 SPICE LE201 Elec Num 1 LI221 Machine & Représentations LI115 Langage C 1

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE NUMERIQUE INFORMATIQUE Socle de compétences d un étudiant issu de la Licence d Informatique de l UPMC LE358 Elec Ana 2 LE357 Elec Num 2 LI335 Architecture Processeurs LI312 Architecture Ordinateurs LI326 Micro Contrôleur LI356 POSIX LI324 Systèmes d exploitation LE200 Elec Ana 1 13 LE201 Elec Num 1 LI221 Machine & Représentations LI115/215 Langage C 1 & 2

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE NUMERIQUE INFORMATIQUE CURSUS M1-10 UE scientifiques + 1 UE d Anglais - Semestre 1: 2 UE obligatoires + 3 UE au choix - Semestre 2: 5 UE au choix + Anglais SOCLE Electronique Analogique SOCLE Traitement Du Signal SOCLE Electronique Numérique SOCLE Architecture SOCLE Prog. C SOCLE Système 14 + d infos sur les UE en fin de document

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE ANALOGIQUE (2) TRAITEMENT DU SIGNAL (2) ELECTRONIQUE NUMERIQUE CONCEPTION CIRCUITS NUMERIQUES CONCEPTION SYSTEMES SUR FPGA ARCHI & PROG SYSTEMES MONO & MULTI PROCESSEURS (3) PROJET SESI INFORMATIQUE PROGRAMMATION C++ / POSIX (2) SYSTEMES D EXPLOITATION (2) RESEAUX (1) SOCLE Electronique Analogique SOCLE Traitement Du Signal SOCLE Electronique Numérique SOCLE Architecture SOCLE Prog. C SOCLE Système 15 + d infos sur les UE en fin de document

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE NUMERIQUE INFORMATIQUE CURSUS M2 - Semestre 3: 1 UE obligatoire + 4 UE au choix - Semestre 4: Stage 16 SOCLE M1 SESI + d infos sur les UE en fin de document

ELECTRONIQUE ANALOGIQUE ELECTRONIQUE NUMERIQUE INFORMATIQUE APPLICATIONS DES SYSTEMES EMBARQUES CONCEPTION CIRCUITS ANALOG & RF (2) CONCEPTION CIRCUITS NUMERIQUES ARCHITECTURE DES PROCESSEURS (2) CONSOMMATION & INTEGRITE DU SIGNAL CONCEPTION SYSTEMES SUR FPGA SYSTEMES D EXPLOITATION MODELISATION DES SYSTEMES SUR PUCE 17 SOCLE M1 SESI + d infos sur les UE en fin de document

Sujets de stage M2 Exemple de sujets d années précédentes Implémentation d une application de vidéo surveillance sur plate forme multi-processeurs. 18 Firmware et OS (DSP/FPGA) d un appareil photo panoramique 360

Sujets de stage M2 Exemple de sujets d années précédentes Système de communication basse consommation pour la domotique Système HW/SW de détection d'obstacle sur plate-forme FPGA 19

Sujets de stage M2 Exemple de sujets d années précédentes 20 Conception d une carte de test pour une télécommande destinée aux personnes handicapées Conception d une alimentation à découpage pour un téléphone portable

Après le Master Insertion Professionnelle Enquêtes UPMC 97 à 100% d insertion Durée moyenne de recherche: 1 à 2 mois Types d entreprise Grands Groupes PME, PMI SSII 21 Poursuite d études Thèse Laboratoire académique ou en industrie MBA, autres

Secteurs professionnels visés Défense / Spatial Multimédia Enseignement Supérieur & Recherche Biomédical Microélectronique Télécom. Transports 22

Contacts Julien Denoulet julien.denoulet@upmc.fr Jean-Lou Desbarbieux jean-lou.desbarbieux@upmc.fr Bénédicte Morelle (secrétariat SESI) Benedicte.Morelle@upmc.fr Maison de la Pédagogie, 2 ème étage, Couloir C, Bureau C205 23 Site web http://www-master.ufr-info-p6.jussieu.fr/lmd/specialite/sesi/

Candidature (Master Info) Procédure en trois étapes 1) Sur le site de l UPMC Acte de candidature Réception d un mot de passe site Candyweb 2) Sur le site Candyweb du Master d Info Constitution et dépôt d un dossier électronique 3) Envoi du dossier papier 24

Plus d infos sur les UE Dans les tableaux qui suivent Les couleurs associées à une UE indiquent que cette UE relève du profil de compétence associé à la couleur Architectures multi cœurs, OS et applications Systèmes électroniques et programmables Conception de circuits hétérogènes 25

M1 1 er Semestre 5 UE à choisir parmi (ARCHI1 et VLSI1 obligatoires) UE ARCHI1 VLSI1 ELECANA1 MOBJ SIGNAL Titre Architecture des processeurs RISC Intro à la conception de circuits numériques Électronique des circuits analogiques Modélisation objet pour la conception de circuit Traitement du signal Multicoeurs, OS et applis Systèmes élecs & prog Conception de circuits ARES* Architecture des réseaux NOYAU* Architecture avancée des noyaux des OS PR* Programmation répartie 26 * UE portées par d autres spécialités Descriptifs succincts: Slides suivants, pour plus d information: Voir le site web

UE M1-1 er Semestre 1/3 UE gérées par SESI ARCHI1 (Obligatoire) Architecture des Processeurs et Optimisations MIPS32, pipeline, superscalaire, hiérarchie mémoire, optimisation de code VLSI1 (Obligatoire) Intro à la conception VLSI de circuits num. Flot de conception VLSI, du VHDL au dessin de masques 27

UE M1-1 er Semestre 2/3 UE gérées par SESI MOBJ Modélisation objet pour la conc. de circuits C++ ELECANA1 Electronique des Circuits Analogiques Rappels analogique, du transistor à l ampli op 28 SIGNAL Traitement du Signal

UE M1-1 er Semestre 3/3 UE gérées par d autres spécialités ARES: Architecture des Réseaux Architecture, protocole TCP/IP, Ethernet, P2P NOYAU: Noyau des Systèmes Noyau Linux (ordonnancement, gestion fichiers, mémoire, processus) 29 PR: Programmation répartie Processus, threads, Signaux E/S - Sémaphores - Mémoire partagée - POSIX temps-réel - Socket

M1 2 ème Semestre 5 UE à choisir parmi (Projet obligatoire pour les étudiants SDI) UE ANUMDSP ARCHI2 ELECANA2 FPGA1 Titre Implantation HW/SW des algos de traitement du signal Archi des systèmes Multiprocesseurs Systèmes électroniques & fonctions analogiques Systèmes programmables Multicoeurs, OS et applis Systèmes élecs & prog Conception de circuits PERI PROJET Programmation des périphériques Projet SESI AR* Algorithmiques répartie 30 COMNUM* PN* SPECIF* Communications numériques Programmation au cœur du Noyau Linux Spécification des systèmes

UE M1 2 ème Semestre 1/5 UE gérées par SESI ANUMDSP Implantation HW/SW de Algos de Trait. Signal Architecture des opérateurs arithmétiques Implémentation d algorithmes sur DSP ARCHI2 31 Architecture des Systèmes Multiproc. Cohérence cache+mémoire, accès périphériques, synchro des tâches dans une application partagée

UE M1 2 ème Semestre 2/5 UE gérées par SESI ELECANA2 Systèmes Elec. & Fonctions Analogiques PLL, Alimentation DC-DC, Conversion A/N Intro à la conception de circuits analogiques FPGA1 Systèmes Programmables VHDL, FPGA, conception d IP, Intro au codesign 32

UE M1 2 ème Semestre 3/5 UE gérées par SESI PERI Gestion des Périphériques Drivers de périphériques sous Linux (USB) Réalisation HW/SW d'un système embarqué à base de µc (lecteur MP3, réseau de capteurs) PROJET 33 Projet de développement encadré par un enseignant de la spécialité

UE M1 2 ème Semestre 4/5 UE gérées par d autres spécialités AR Algorithmique Répartie VHDL, FPGA, conception d IP, Intro au codesign COMNUM Communications Numériques Drivers de périphériques sous Linux (USB) 34

UE M1 2 ème Semestre 5/5 UE gérées par d autres spécialités PN Programmation au Cœur du Noyau Linux dde SPECIF Spécification des Sytèmes eddede 35

M2 SESI 1 er Semestre Approfondissements Modélisation des systèmes embarqués sur puce Architecture et OS des systèmes multiprocesseurs Systèmes numériques programmables (FPGA) Conception de circuit analogique, numérique et mixte 2 ème Semestre Stage En entreprise ou en Laboratoire 36

M2 1 er Semestre (Info ou SDI) 37 5 UE à choisir parmi UE MASSOC ARCHI3 ARCHI4 CBIS CCN ELECANA3 FPGA2 OSEM TASE VLSI2 Titre Modélisation, analyse et simu des systèmes embarqués Architectures hautes performances Architectures massivement multicœurs Conso, bruit & intégrité du signal Conc. de circuit pour les coms num. Circuits analogigues: méthodes de synthèse & outils Platform-based design & high level synthesis OS et applis sur plates-formes embarquées et multi-cœurs Techno et applis des systèmes embarqués Conception de circuits numériques avancée Multicoeurs, OS et applis (MASSOC obligatoire) Systèmes élecs & prog Conception de circuits Descriptifs succincts: Slides suivants Pour plus d information: Voir le site web

UE M2 1 er Semestre 1/4 MASSOC (Obligatoire) Modélisation, Analyse et Simulation des Systèmes Embarqués sur Puce Modélisation, simu. et vérification des systèmes embarqués. SystemC, vérification formelle, modélisation des systèmes hétérogènes ARCHI3 Architectures hautes performances Spécificité de ces archi., archi. GPU, archi. de demain, Génération et optimisation de code pour les perfs et contraintes de l embarqué ARCHI4 38 Architectures massivement multi-cœurs Archi à plusieurs milliers de cœurs, mémoire, cohérence caches, mémoire virtuelle, communications (network on chip), synchro, déploiement d'applications sur ces architectures

UE M2 1 er Semestre 2/4 CBIS Consommation, bruit et intégrité du signal CCN Conso (estimation, gestion, optimisation). Bruit (origines, évaluation, conception faible bruit). Intégrité du signal (lignes de transmission, diaphonie, signaux parasites, CEM) Conception de circuits pour les communications num. Récepteurs RF pour normes sans fil (2G,3G,4G, WiFi, Bluetooth). Intégration CMOS. Spécifications en bruit et en linéarité. LNA, Mélangeur, PLL, filtres, CAN. 39 ELECANA3 Circuits analogiques, méthodes de synthèse et outils Méthodes et outils de conception analogique, technologies CMOS récentes, simulateur SPICE (fonctionnement), analyses des performances d'un circuit analogique.

UE M2 1 er Semestre 3/4 FPGA2 Platform Based Design & High Level Synthesis Systèmes programmables sur puce (SOPC), codesign HW/SW sur plate-forme FPGA, synthèse haut niveau OSEM OS et applis sur plates-formes embarquées et multi-cœurs Programmation d applis pour systèmes Android, étude d OS pour des plates-formes matérielles contraintes et multi-coeurs TASE 40 Technologie et Applications des Systèmes Embarqués Problématiques industrielles en avionique, automobile, bionique. Systèmes MEMS. Formation à la recherche bibliographique

UE M2 1 er Semestre 4/4 VLSI2 Conception de circuits numériques avancée Réalisation d'un circuit VLSI complexe (MIPS32). Méthode et outils de conception des circuits numériques modernes. Techniques de réalisation qui permettent d'atteindre les objectifs de performance. 41 Des UE d autres spécialités du Master Info sont également accessibles Spécialité SFPN SCA: Attaques Side-Channel Spécialité SAR ASTRE: Applications et Systèmes Temps-Réel Embarqués ARA: Algorithmique Répartie Avancée