3D-IDEAS 3D Integration and DEsign technology for imager Applications and Systems



Documents pareils
Microélectronique Les technologies 3D au CEA-Leti mai 2011

Contribution à la conception par la simulation en électronique de puissance : application à l onduleur basse tension

EMETTEUR ULB. Architectures & circuits. Ecole ULB GDRO ESISAR - Valence 23-27/10/2006. David MARCHALAND STMicroelectronics 26/10/2006

De la micro à la nano-électronique

Manuel de validation Fascicule v4.25 : Thermique transitoire des structures volumiques

Présenté par : Sous la direction de :

Fiche technique CPU 315SN/PN (315-4PN33)

Le projet HBS. LETI/DSIS Jean-Jacques Chaillout CEA. All rights reserved

Limitations of the Playstation 3 for High Performance Cluster Computing

LES MÉMOIRES FLASH : ENTRE MÉMOIRE VIVE ET MÉMOIRE DE STOCKAGE. Etienne Nowak 12 mars Etienne Nowak - 12 mars GIS-SPADON

Du schéma au circuit imprimé. Copyleft

Conception et Intégration de Systèmes Critiques

SOMMAIRE. La simulation numérique chez PSA. Organisation PSA Les applications CFD CFD Process UGM ENSIGHT - LA CFD CHEZ PSA 27/09/2010 2

Présentation de la plateforme Diagnostic RFID

Les outils de simulation. Myriam HUMBERT CETE Ouest

Le partenaire de votre innovation technologique

Big Data et Graphes : Quelques pistes de recherche

D ETECTEURS L UXMETRE SUR TIGE C OMPTEUR DE FRANGES A FIBRE OPTIQUE. Détecteurs

LES CAPTEURS CCD/CMOS

Polissage des Miroirs d Advanced Virgo : un nouveau défi. Les solutions envisagées

Auscultation par thermographie infrarouge des ouvrages routiers

Monitoring continu et gestion optimale des performances énergétiques des bâtiments

Big Data et Graphes : Quelques pistes de recherche

Sujet 1 : Diagnostique du Syndrome de l apnée du sommeil par des techniques d analyse discriminante.

T. Gasc 1,2,3, F. De Vuyst 1, R. Motte 3, M. Peybernes 4, R. Poncet 5

L interconnexion et l encapsulation des MEM s

Les lières. MSc in Electronics and Information Technology Engineering. Ingénieur civil. en informatique. MSc in Architectural Engineering

Indicateur. IDé 500. Descriptif indicateur. Schéma/Encombrement

Chapitre 1 : Introduction aux méthodologies de conception et de vérification pour SE

RFID & MEMS switch combinés pour réaliser un capteur de position

Sensibilité (bas niveaux de lumière, hauts niveaux de lumière) Spectre de sensibilité : visible ( nm) mais aussi IR, UV, RX

Projet ANR. Bruno Capra - OXAND. 04/06/2015 CEOS.fr - Journée de restitution (Paris) B. CAPRA

Aiguilleurs de courant intégrés monolithiquement sur silicium et leurs associations pour des applications de conversion d'énergie

FISH GEEK. La technologie au service du poisson des producteurs des transformateurs des consommateurs

Sécuristation du Cloud

Switching PCIe Photonique/Silicium Intel Connectique Intel MXC

Projet SETHER Appel à projets Adrien Patenôtre, POWEO

Catalogue Produits. Puces d identification électronique. Lecteurs. Biolog-Tiny. Biolog-RS et ES. Biolog-FS et FD. Tiny Puce Aiguille.

Software and Hardware Datasheet / Fiche technique du logiciel et du matériel

Système de sécurité de périmètre INTREPID

Mesure de la pression différentielle et différentielle bidirectionnelle expliquée à l'aide du capteur

3A-IIC - Parallélisme & Grid GRID : Définitions. GRID : Définitions. Stéphane Vialle. Stephane.Vialle@supelec.fr

Condition Monitoring pour une gestion efficace du coût de possession.

AOMS : UN NOUVEL OUTIL DE PHOTOGRAMMÉTRIE

Contrôle par commande prédictive d un procédé de cuisson sous infrarouge de peintures en poudre.

Silicalloy Concept. Comment une solution chrome-free élaborée en laboratoire conduit à renforcer l activité économique en région wallonne. S.

Fiche technique CPU 314SC/DPM (314-6CG13)

Les avancées techniques en matière de performances des réseaux

Présentation de la plateforme Conception de circuits intégrés

Simulation du transport de matière par diffusion surfacique à l aide d une approche Level-Set

Extrait des Exploitations Pédagogiques


Evaluation, Certification Axes de R&D en protection

Sur un ordinateur portable ou un All-in-One tactile, la plupart des éléments mentionnés précédemment sont regroupés. 10) 11)

Journée CUME 29 Mars Le déport d affichage. Vincent Gil-Luna Roland Mergoil.

Jeunes en Apprentissage pour la réalisation de Nanosatellites au sein des Universités et des écoles de l enseignement Supérieur

Logiciel Orgabat V.Net. Maîtrisez et valorisez vos infrastructures VDI et datacenter

Fiche d identité produit

Leçon 1 : Les principaux composants d un ordinateur

Système de détection d intrusions périmétrique par câble enterré INTREPID TM

Série M Débitmètres Eletta. Débitmètre à P avec sortie programmable

Biolog-id Catalogue produits

Le multiplexage. Sommaire

Organisation du parcours M2 IR Les unités d enseignements (UE) affichées dans la partie tronc commun sont toutes obligatoires, ainsi que le stage et

Pour obtenir le grade de. Spécialité : MICRO&NANO ELECTRONIQUE. Arrêté ministériel : 7 août Maxime DEFOSSEUX. Thèse dirigée par Skandar BASROUR

Figure 3.1- Lancement du Gambit

LCIS Laboratoire de Conception et d Intégration des Systèmes

Vulgarisation Java EE Java EE, c est quoi?

Big Data -Comment exploiter les données et les transformer en prise de décisions?

Une technologie ludique

Étude des Corrélations entre Paramètres Statiques et Dynamiques des Convertisseurs Analogique-Numérique en vue d optimiser leur Flot de Test

Modélisation de la Reconfiguration Dynamique appliquée à un décodeur LDPC Non Binaire

CORAC : Appels à partenariat Propulsion

Introduction au maillage pour le calcul scientifique

Applications des supraconducteurs en courant fort

L ' E N V I R O N N E M E N T À T R A V E R S L A S I M U L A T I O N N U M É R I Q U E : D E L ' I N G É N I E R I E D U B Â T I M E N T

LES SITES FRANÇAIS DE PRODUCTION MICRO-NANOELECTRONIQUE

AXES DE RECHERCHE - DOMAINE D'INTERET MAJEUR LOGICIELS ET SYSTEMES COMPLEXES

Influence de la géométrie du conducteur sur la température dans un poste sous enveloppe métallique

Capacité étendue d utilisation en réseau

Circuits intégrés micro-ondes

ContrôleEnvironnemental

Fonctionnalisation de surfaces de carbone nanostructuré et son effet sur la réponse électrochimique

Élan d ouverture. 30 fois plus rapide qu un battement de cil : ABB simule l extrême dans un disjoncteur CCHT

Vidéo Haute définition pour Station Service

Sécurité des systèmes d'informations et communicants dans le médical

Introduction générale aux nanomatériaux

Grégoire de Lassence. Copyright 2006, SAS Institute Inc. All rights reserved.

Monitoring d un Datacenter du concept à la réalisation

Fiable, sûr et économique Mesure de niveau par pression différentielle électronique avec cellules métalliques ou céramiques

Joint AAL Information and Networking Day. 21 mars 2012

Tout ce que vous avez toujours voulu savoir sur SAP HANA. Sans avoir jamais osé le demander

SIMULATION DU PROCÉDÉ DE FABRICATION DIRECTE DE PIÈCES THERMOPLASTIQUES PAR FUSION LASER DE POUDRE

Usine Numérique Intégration Produit Production

GRR EEM Réseau Matériaux

BUSINESS INTELLIGENCE. Une vision cockpit : utilité et apport pour l'entreprise

Completed Projects / Projets terminés

neocampus : campus du futur 27 février 2015

La carte à puce. Jean-Philippe Babau

Transcription:

3D-IDEAS 3D Integration and DEsign technology for imager Applications and Systems I. O Connor (INL) J. Charbonnier (CEA) B. Flechet (IMEP-LAHC) L. Hébrard (InESS) P. Coudrain (STMicroelectronics) ANR-08-NANO-038 Journées Nationales Nanosciences et Nanotechnologies 2012

Pourquoi un imageur 3D? Meilleur facteur de forme (et sensibilité du capteur) ; réduction de la longueur des interconnexions ; multiples technologies dédiées Quelques verrous : Technologie d intégration Impact thermique Espace de conception 2D planar architecture D3.3 3-tier imager Virtual prototype D3.2 2-tier imager D3.1 Silicon prototype 2-tier imager Virtual prototype T0+18 T0+30 T0 T0+12 T0+24 T0+36

Présentation générale du projet 3D-IDEAS Projet de type Recherche industrielle Défi 2 : Miniaturisation et complexité T0 1/3/2009 ; durée 36 + 9 mois Objectifs technologie d'intégration 3DWLP fiabilisée technologie de conception (modélisation et outils de conception physique et architecturale) démonstration sur un cas d étude imageur 3D Partenaires inl.cnrs.fr

Procédés pour l intégration 3D CEA-LETI, ST Remplissage de TSV en polymère meilleure fiabilité Ouverture de passivation à 15µm compatibilité avec intégration piliers Cu

BUMP RDL TSV Process flow CEA-LETI, ST Collage/Amincissement Collage SINR 7µm Grinding/edge dicing CMP 90µm Process FAR: TSV Last + RDL + Passivation + Bump Litho TSV JSR335 5µm Gravure TSV AR2 Dépôt SiON conf 3µm Etch back SEED TiCu Litho RDL FS 15µm ECD Cu 10µm Litho PASSIV ALX 7µm Dépôt TiCu Litho Bump ECD Cu 40µm Gravure TiCu

Caractérisation expérimentale des TSVs Véhicules de test spécifiques TSVs et micropiliers Cu Protocole de caractérisation Caractérisation de la transmission des signaux et extraction des paramètres RLCG des TSV moyenne densité (DC- 40GHz) IMEP-LAHC, INL

IMEP-LAHC, INL Modélisation analytique des TSVs Développement de modèles RLCG physiques et prédictifs Prise en compte de tous les paramètres physiques (dimensions, caractéristiques matériaux), formules simples Modèles large bande (effet de peau), excellente précision pour les fréquences d intérêt (DC-40GHz) R 1% C L 2% G

Modélisation compacte des TSVs Génération automatique de netlistes SPICE des modèles compacts Modélisation des couplages IMEP-LAHC, INL

Conception physique 3D multi-technologie Physical design kit (PDK) cohérent avec le process flow 3D et les layers utilisés pour l interconnexion 3D (RDL, Cu, bump, TSV) DRM Bibliothèque technologique Primitifs physiques (masques, Pcells) Vérification physique (DRC/LVS) CEA-LETI

Modélisation électrothermique 3D InESS, INL Modèles électrothermiques pour les circuits utilisés (pixel, AOP, CAN ) Maillage adaptatif (multirésolution) du réseau thermique pour réduire le temps de simulation sans nuire à la précision 25 minutes pour 27000 nœuds dans le réseau thermique

Electrical sinulation time (Seconds) 6*6 32*32 48*48 128*128 256*256 SystemC Simulation time (Seconds) Average error (Volts) Modélisation système des composants imageur Modélisation polynomiale d un pixel à partir de données de simulation physique exhaustive (avec température) Réalisation SystemC Facteur d accélération de la simulation 500k Erreur < quantum (10 bits) Average error @ all temperature & time range 0,025 0,02 0,015 0,01 0,005 0 400000 350000 300000 250000 200000 150000 100000 50000 0 0,0237 0,0062 1,10E-03 9,63E-04 3 4 5 6 Fitting order Simulation time Electrical SystemC 0,17 0,01 0,02 0,03 88380 141 4249 8678 Matrix Size INL, InESS 0,63 345960 0,7 0,6 0,5 0,4 0,3 0,2 0,1 0

Conception haut-niveau d un imageur 3D INL Explorer les stratégies de distribution des blocs numériques pour minimiser l impact sur la couche matrice de pixels Benchmark numérique = Ami33 (connectivité, données sur la taille et la consommation des blocs) 4 couches (matrice de pixel + 3 couches numériques) Floorplanning MOFP (3DIM3) Simulation thermique

Démonstration silicium ST, CEA-LETI Empilement capteur d images sur coprocesseur (STM) Capteur d images : 2MP, 1.75µm/pixel, 23.7mm², 80 I/O Coprocesseur : 65nm, 14.2mm², 164 I/O Interconnexion des deux puces par 2 niveaux RDL CMOS Image Sensor unused external connection Image Processing Unit intra-level connection inter-level connection

Retombées Publications : 1 chapitre de livre, 2 journaux internationaux, 1 conférence invitée, 9 conférences régulières Projets connexes : RA ICE 3, RA MeSych3D, CATRENE 3DIM3, EU Infieri Devenir des CDDs : postdoc -> R3Logic -> Easii-IC, doctorant INL -> CERN, doctorants InESS / IMEP-LAHC à soutenir (fin 2012) Compétitivité industrielle (know-how)