La course à l infiniment petit et ses challenges technologiques

Documents pareils
Où sont-elles? Presque partout

La gravure. *lagravureparvoiehumide *lagravuresèche

Polissage des Miroirs d Advanced Virgo : un nouveau défi. Les solutions envisagées

Elaboration de matériaux micro et nanostructurés

Haute Ecole de la Ville de Liège. Institut Supérieur d Enseignement Technologique.

Microélectronique Les technologies 3D au CEA-Leti mai 2011

Tout savoir sur le matériel informatique

C.F.A.O. : Conception et Fabrication Assistées par Ordinateur.

Circuits intégrés micro-ondes

LES SITES FRANÇAIS DE PRODUCTION MICRO-NANOELECTRONIQUE

Sophie Guézo Alexandra Junay


contributions Les multiples de la chimie dans la conception des tablettes et des Smartphones Jean-Charles Flores

Chapitre 11 Bilans thermiques

Catalogue de machines. CNC-Carolo. Edition de juillet 2011

Chapitre 02. La lumière des étoiles. Exercices :

IR Temp 210. Thermomètre infrarouge. Des techniques sur mesure

Utilisation historique de nanomatériaux en pneus et possibilités de nouveaux développements

CULTe Le samedi 9 février2008 à 15h. Conf 1 : WIFI, les bases

Le polissage par laser

Présenté par : Sous la direction de :

Etude des nanofils en trois dimensions et à l échelle atomique par sonde atomique tomographique.

De la micro à la nano-électronique

SMARTair Présentation

Mémoire de Thèse de Matthieu Lagouge

Une histoire de la microélectronique

Comme chaque ligne de cache a 1024 bits. Le nombre de lignes de cache contenu dans chaque ensemble est:

DIFFRACTion des ondes

Parrainage par Monsieur Philippe PAREIGE de notre classe, presentation des nanotechnologies.

Ecole Centrale d Electronique VA «Réseaux haut débit et multimédia» Novembre 2009

Fiche COMPOSANTS ELECTRONIQUES

Les outils de la nanotechnologie:

La plate-forme Caractérisation CIM PACA

THEME 2. LE SPORT CHAP 1. MESURER LA MATIERE: LA MOLE

DOSSIER TECHNIQUE DU «DÉTECTEUR D HUMIDITÉ» Ce dossier technique est dédié au personnel technique ou enseignant.

Collimateur universel de réglage laser

THEME 1 : L ORDINATEUR ET SON ENVIRONNEMENT. Objectifs

neotechpro catalogue neotechpro NeoTechPro International

LES RÉPLIQUES MÉTALLOGRAPHIQUES

Procédés plasmas à faisceau d ions. P.Y. Tessier

Plan du chapitre «Milieux diélectriques»

10 ans de LIGA au service de l horlogerie Développements et nouveautés

Figure 1 : Diagramme énergétique de la photo émission. E B = hν - E C

1 ère partie : tous CAP sauf hôtellerie et alimentation CHIMIE ETRE CAPABLE DE. PROGRAMME - Atomes : structure, étude de quelques exemples.

GELE5222 Chapitre 9 : Antennes microruban

INTRODUCTION À LA SPECTROSCOPIE

Multichronomètre SA10 Présentation générale

Le MeiLLeuR RappORt qualité-prix

Eléments de caractérisation des diamants naturels et synthétiques colorés

DELTA. Technologie XRF portable pour les applications PMI

dental dialogue Tirage à part Qu est-ce qui fait l efficience d une sableuse? Dr. Gisela Peters Présenté par: Idées pour la technique dentaire

La Fibre Optique J BLANC

SYSTEME DE PALPAGE A TRANSMISSION RADIO ETUDE DU RECEPTEUR (MI16) DOSSIER DE PRESENTATION. Contenu du dossier :

Les batteries électriques pour les camions et bus électriques Etat de l'art, perspectives et interrogations

TO4T Technologie des ordinateurs. Séance 1 Introduction aux technologies des ordinateurs

L École nationale des pompiers du Québec. Dans le cadre de son programme de formation Pompier I

D ETECTEURS L UXMETRE SUR TIGE C OMPTEUR DE FRANGES A FIBRE OPTIQUE. Détecteurs

Etude RFPro Exposition professionnelle

Chapitre 2 Caractéristiques des ondes

Notions de base sur l énergie solaire photovoltaïque

BALAIS Moteur (charbons)

Présentation de la plateforme Diagnostic RFID

Scanner de film numérique

Mario Geiger octobre 08 ÉVAPORATION SOUS VIDE

Généralités. Aperçu. Introduction. Précision. Instruction de montage. Lubrification. Conception. Produits. Guides à brides FNS. Guides standards GNS

Dr E. CHEVRET UE Aperçu général sur l architecture et les fonctions cellulaires

Claude Chappert Institut d'electronique Fondamentale

Options indispensables, fortement conseillées pour démarrer sans soucis

QUALITE DES DVD+R ET DES DVD-R DISPONIBLES SUR LE MARCHE POUR L ARCHIVAGE DES DONNEES NUMERIQUES. Etude effectuée pour :

Correction ex feuille Etoiles-Spectres.

Ensemble léger de prise de photo sous UV-A Tam Photo Kit n 1 pour appareil photo compact

Microscopie électronique en

Rayonnements dans l univers

Diagrammes de Package, de déploiement et de composants UML

Système de bridage rapide main-robot «QL»

Caractérisations des nanomatériaux par microscopies électroniques

Architecture des ordinateurs

Le câble de Fibre Optique dans les installations de Vidéo Surveillance (CCTV)

Electronique Automatisme Informatique Electricité

EMETTEUR ULB. Architectures & circuits. Ecole ULB GDRO ESISAR - Valence 23-27/10/2006. David MARCHALAND STMicroelectronics 26/10/2006

Microscopies Électroniques

= RÉALISATION DE QUALITÉ DURABLE

«Connais toi toi-même comme l as dit Socrate!»

Préparation de lame TEM dans un FIB principe, avantages, inconvénients

PMI-MASTER Smart. PMI portatif. Le premier spectromètre par émission optique ARC / SPARK réellement portable

PARCE QU IL N Y A RIEN DE PLUS PRÉCIEUX QUE VOTRE FUTUR BÉBÉ

Comprendre l Univers grâce aux messages de la lumière

Mémento à l usage du personnel des laboratoires

«Ils nous ont déjà fait confiance...

Eternelle question, mais attention aux arnaques Question qui est souvent mise en premier plan => ce n est pas une bonne idée

On distingue deux grandes catégories de mémoires : mémoire centrale (appelée également mémoire interne)

GF Machining Solutions. AgieCharmilles FORM 20 FORM 30

PRODUIRE DES SIGNAUX 1 : LES ONDES ELECTROMAGNETIQUES, SUPPORT DE CHOIX POUR TRANSMETTRE DES INFORMATIONS

Par Christophe Sireix / Prothésiste Dentaire

Mesure de la pression différentielle et différentielle bidirectionnelle expliquée à l'aide du capteur

Principe de fonctionnement des batteries au lithium

Surveillance de Température sans fil

Histoire de l Informatique

RÔLES DE LA MICROSTRUCTURE ET DE LA COMPOSITION MINERALOGIQUE DE SOLS ARGILEUX DU BASSIN DE PARIS SUR LEUR SENSIBILITE AU RETRAIT - GONFLEMENT

Transcription:

La course à l infiniment petit et ses challenges technologiques Source Cadence Design Systems Source Intel 1 Laurent Thénié - Cadence Design Systems Source AMD

Un peu d histoire 1960: Le premier circuit intégré fabriqué aux Bell Labs contient quelques transistors La complexité de mise en œuvre est telle que les ingénieurs pensent alors qu on ne pourra jamais dépasser une vingtaine de transistors par circuit 1965: Gordon Moore (un des fondateurs d Intel) énonce la loi qui porte son nom: le nombre de transistors par circuit doublera tous les 18 mois 40 ans plus tard, sa loi est toujours vraie. Les techniques de fabrication ont du s adapter à cette loi exponentielle 2

La loi de Moore 0.000001$ / transistor Nehalem 32nm 1.9B xtors 3GHz 1$ / transistor 16MHz 6MHz 1.5GHz 500MHz 300MHz 66MHz 25MHz 2MHz 108KHz 3 10um 6um 3um 1.5um 1um 0.8um 0.18um 65nm Taille du transistor Source: Intel 0.25um 90nm 45nm

La loi de Moore: Pourquoi toujours plus? Ordinateurs, jeux, appareils photos, caméscopes, téléphones, gps. sont: + Plus performants + Plus petits, légers, portables + Plus économes en énergie (batteries) + Meilleur marché (euros) + - Plus complexes à concevoir - Plus complexes à fabriquer Source FUJITSU 4

Comparaison de 2 microprocesseurs INTEL Date Horloge (khz) Alim(v) Taille transistor (nm) Nombre transistors 4004 1971 108 15 10 000 2 300 16 Boitier PENRYN 2007 3 000 000 0.8 45 820 000 000 603 1 m = 1 000 mm = 1 000 000 µm = 1 000 000 000 nm (pattes) ü 1 cheveu = 90 000 nm = 2 000 transistors ü 1 bactérie = 2 000 nm = 44 transistors ü 1 rhinovirus = 20 nm = ½ transistor ü 1 atome de silicium = 0.24 nm 5

A l intérieur du circuit: le transistor MOS Dessin physique Photo MEB Source Freescale Grille W Contact Diffusion Métal Vitesse du transistor inversement proportionnelle à sa longueur Epaisseur d oxyde de grille = 1.2nm (4 couches atomiques) 6

Silicium = semi-conducteur Le silicium est un métalloïde abondant dans la nature (sable). Si,14, groupe IV Semi-conducteur: ni isolant, ni conducteur Caractéristiques modifiables par dopage N : Phosphore / Si + 1e P : Bore / Si - 1e e- P B e- 7

Wafer = Sable (méthode Czochralski) Purification Silicium poly-cristallin Injection germe Cristallisation Barreau de silicium monocristallin Wafers Découpe, Polissage Le diamètre du wafer augmente 1970 : 3 à 8 à12 à 16 : 2010 Pourquoi? Plus de circuits par wafer Coûts de production 8

Etapes de base (1) Implantation ionique - Source AMAT Fours de diffusion Oxydation - Source Cornell University 9 Déposition - Source AMAT

Etapes de base (2): Gravure Attaque d une couche physique (ex: métal) Plasma= 4ème état de la matière, gaz ionisé Action chimique ET mécanique (bombardement) Composition gazeuse - Pressions Compromis Isotropie - Sélectivité - Fin d attaque Plasma L L L Métal 10 Source: MEMX

Etape critique: lithographie (photo) Photo répéteur Réticule Evaporation Résine Plasma Plasma O2 11 Dépôt de la couche à graver (ex: métal) Transfert de l image du réticule sur la résine Dépôt d un film de résine photosensible Développement et cuisson de la résine Gravure de la couche métallique Nettoyage résine, inspection

Lithographie Réticule = plaque de quartz recouverte de chrome Transfert de l image De 15 à 35 étapes lithographiques Environnement de fabrication (salle blanche) Source Photronics Equipement le plus couteux (>10Meuros) 12 Coût réticules = N x f (technologie) Source ASML

Viser juste L 13

Intégration Empilement de couches successives De 15 à 35 étapes lithographiques Processus de fabrication itératif Source Micron Coupe cmos 1 métal non planarise Le cycle complet de fabrication dure de 8 à 12 semaines Simulation 3-D Coupe cmos 9 couches métal planarisation métal n.. métal 2 métal 1 Lithos 14 transistors Source Intel

Rendement de fabrication Rendement de fabrication: A = superficie du circuit ( 1+ A D) D = nombre de défauts par pouce carré N = niveaux lithographiques 1 N Diminuer A (conception) Compacter Rétrécir Source Intel Diminuer D (fabrication) Classe 1 (1 particule>0.35um/pied 3 ) SMIF, Robotisation Environnement 15

Les étapes finales (back end) Tests des wafers Découpe des wafers Source Electroglass Assemblage des puces fonctionnelles Source Synova Source Intel Test final Fiabilité 16

Loi de Moore et évolution technologie Lithographie Gravure Epaisseur d oxyde de grille Fuites Métallisation Logiciels d aide à la conception (EDA=Electronic Design Automation) Globalisation Externalisation fabrication 17

Lithographie: lois de Raleigh Résolution minimum: k1 λ NA k1, k2 constantes machines λ longueur d onde NA ouverture numérique de la lentille Profondeur de champ: k2 λ NA 2 NA = n sin (θ) θ lentille Retard de λ=157nm Remplacée par λ=193nm immergée 18

Evolution de la lithographie Autres méthodes pour améliorer la résolution NA = n sin (θ) ü Augmenter θ à diamètre de la lentille ü Augmenter n: air(n=1) à eau(n=1.33) S affranchir de la profondeur de champ ü Raboter après métallisation Logiciels RET=Reticle Enhancement Technique) ü OPC (Optical Proximity Correction) ü PSM (Phase Shift Mask) ü Double exposition Autres méthodes lithographiques envisagées: ü Rayons X, EUV, Faisceaux e- Source: ASML 19

Correction d images Source DxO Labs L 20

Effets non linéaires Image théorique souhaitée Image réellement obtenue Traitement des données par un logiciel OPC LITHO Largeur mal contrôlée L Ligne raccourcie Géométrie non résolue LITHO 21

Antennes Homogénéité PEU DENSE Plasma Reactant Distribution Varies DENSE PLASMA METAL 1 POLY OXYDE DE GRILLE Plasma Reactant Distribution Improved Dummy Area Fill Dense Array Lignes de métal ajoutées par logiciel pour rendre le plasma homogène 22

Métallisation Délais dans connexions A2 Impact sur les logiciels: ü Estimer délais ü Changer Placement et Routage ü Redimensionner transistors ü A1 A Circuit synchrone. 23

24 Logiciels d aide a la conception (EDA) Simulation Placement L ingénieur est plus spécialisé Routage Extraction R, C, L = f (lithographie, gravure ) Estimation des délais Identification des chemins critiques (horloges, alimentations) Balance des horloges Redimensionnement des transistors Vérifications géométriques Comparaison schéma - réticules Correction géométries (OPC) Electro migration Identification agresseurs/victimes dans les bus Simulations thermiques Amélioration de la testabilité

Externalisation Consolidation fabrication Coûts d une unité de fabrication ~ 2B euros Externalisation (IDM, Fabless, Fonderies) INTEL 31 580 USA SAMSUNG 19 415 S-KOREA TI 13 870 USA TOSHIBA 10 030 JAPAN ST 9 930 EUROPE TSMC 9 715 TAIWAN RENESAS 8 170 JAPAN HYNIX 7 375 S-KOREA NXP 6 365 EUROPE FREESCALE 6 080 USA 10 premiers producteurs en 2006 (en M$) 25

Conclusion Loi de Moore toujours vraie Obstacles techniques: physique + logiciel 65nm en production Bientôt 45nm, puis 32nm, 22nm, 6nm (2020) Autres recherches: spintronic, nanotubes de carbone Circuits Logiciels Données + petits + denses + complexes + élaborés + volumineuses Calculateurs + puissants 26