I- SYSTEMES E NUMERATION Q.C.M. EVALUATION A : ELECTRONIQUE NUMERIQUE I- Le nombre binaire s écrit en décimal: 4 mille cent onze 5 I-2 Le nombre «5A7» est écrit en: Octal Hexadécimal écimal I-3 Le nombre binaire converti en base 6 donne: 436 826 8C6 I-4 En base 2, «+» égale: 2 I-5 L addition binaire de «+» à pour résultat: 222 I-6 La somme «84A2+5F7» à pour résultat: C2UR :-) E4F 44F I-7 ans le code Gray (binaire réfléchi) le nombre : précède. succède à. n existe pas. I-8 «-9» s écrit en binaire: - I-9 Sur 8 bits, on peut avoir : 256 valeurs 255 valeurs 52 valeurs I- Sur un octet la valeur maximale décimale est : 256 255 52
II- ALGEBRE BOOLEENNE II- après cette table de vérité, «Y» à pour équation Booléenne: Y= AB A B Y Y= A + B Y= A II-2 après cette table de vérité, «Y» à pour équation Booléenne: Y= AB A B Y Y= A + B Y= A II-3 L équation Booléenne «S = (A et B) ou C» peut s écrire: S = (A + B)C S = A(B+C) S = (A+C) et (B+C) II-4 Le complément de l équation «W = A(B+C)+» est: W = A+ BC W = A(B+C)+ W = (A+BC) II-5 L équation Booléenne «Y = (A+BC)(A B+C)+C» se simplifie en: Y = C Y = A+B Y = AB II-6 L équation Z = AB + AB est égale à: Z = Z = Z = AB + AB II-7 Une porte NAN (ET-NON) à pour équation: A B II-8 Une porte NOR (OU-NON) à pour équation: A B II-9 Une porte XOR (OU Exclusif) à pour équation: A B + AB 2
III- LOGIQUE COMBINATOIRE III- Les tableaux de arnaugh sont: une méthode graphique de simplification d équations. des tableaux d allocations de variables. les oeuvres d un peintre surréaliste. III-2 La variable «U» représenté par un tableau de arnaugh à pour équation simplifiée: U= CA + B + C C U= A + C + B + CB AB U= A + + BC + B III-3 Le logigramme ci-dessous à pour résultat: S = AB + AB S = AB + AB S = A + B A B S A III-4 Les symboles XNOR suivants B A B + AB = ont pour équation de sortie: III-5 Le logigramme ci-dessous a une fonction: détection de différence détection d égalité additionneur binaire nombres binaires A B a a b b = = Y III-6 Le logigramme ci-dessous a une fonction: détection de différence détection d égalité A additionneur binaire B = = S R en R s 3
IV- LOGIQUE SEQUENTIELLE IV- Une bascule R-S à pour fonction principale une mise: au niveau haut au niveau bas en mémoire IV-2 La sortie «Q» d une bascule ayant ses entrées et à : est invariable bascule à chaque front actif d horloge prend la valeur de Qo à chaque front actif d horloge IV-3 La sortie «Q» d une bascule : prend la même valeur que l entrée prend la même valeur que l entrée au front actif du signal d horloge prend la valeur complémentée de IV-4 Une bascule dont la sortie Q est reliée à l entrée réalise une division de fréquence par: 2 4 8 IV-5 Le circuit suivant est : un registre à décalage un compteur asynchrone un compteur synchrone H Q Q Q2 Q3 IV-6 Le circuit suivant est : un registre à décalage un compteur asynchrone un compteur synchrone E H Q Q Q2 Q3 IV-7 Un compteur BC compte: de à en binaire de à en binaire de à en hexadécimal IV-8 Un compteur modulo 8 compte: de à 8 de à 7 de 8 en 8 IV-9 Un registre à décalage 4 bits série-parallèle possède: quatre entrées séries et quatre sorties parallèles une entrée parallèle et quatre sorties séries une entrée série et quatre sorties parallèles IV- Un EPL est un : cicuit logique programmable et effaçable ensemble parrallèle de bascule ensemble probable logique décomplexé 4
V- CIRCUITS LOGIQUES MSI V- Un décodeur CB-décimal à: en entrée un code binaire 8 bits et 6 lignes de sortie lignes d entrées et 4 bits de sortie en entrée un code binaire 4 bits et lignes de sortie V-2 Un codeur (encodeur) de clavier numérique possède: 4 entrées et sorties entrées et 4 sorties 3 entrées et 4 sorties V-3 Le circuit intégrés 745 possède principalement 8 entrées, 3 bits de sélection et une sortie. Est-ce: un multiplexeur un démultiplexeur un convertisseur V-4 Une sortie dite «3 états» signifie que: la sortie est soit à, soit à, soit à collecteur ouvert les niveaux de sortie sont quelconques la sortie peut se trouver en haute impédance VI- FAMILLE E CIRCUIT INTEGRES LOGIQUES VI- La famille logique CMOS (série 4) est caractérisée principalement par: une vitesse relativement lente, une tension d alimentation de +5V et une faible consommation une vitesse relativement lente, une tension de service de 3V à 8V et une faible consommation une vitesse importante, une tension de service de 3V à 8V et une forte consommation VI-2 Pour un circuit CMOS la consommation: diminue si la fréquence augmente reste constante si la fréquence augmente augmente si la fréquence augmente VI-3 La sortance maximale d un circuit intégrés numérique est: le nombre de sorties que peut piloter une entrée le nombre de sorties que pilote une entrée le nombre d entrées que peut piloter une sortie VI-4 Pour un circuit CMOS la vitesse de fonctionnement augmente si: sa tension d alimentation augmente sa tension d alimentation diminue sa sortance augmente VI-5 La famille TTL est caractérisée essentiellement par: une vitesse relativement rapide, une tension d alimentation de +5V et une forte consommation une vitesse relativement lente, une tension de service de 3V à 8V et une faible consommation une vitesse relativement rapide, une tension de service de 3V à 8V et une forte consommation 5
VI-6 Une sortie dite à collecteur ouvert permet: d amplifier un courant de sortie d adapter un niveau de sortie la réalisation d une «ET» câblée VI-8 Un circuit 74HC appartient à la famille : CMOS rapide TTL rapide TTL à faible consommation VI-7 Un circuit 74LS appartient à la famille : CMOS rapide TTL rapide TTL à faible consommation VI-9 La référence «74HCT» est un CI : CMOS à transdistortion CMOS compatible TTL TTL compatible CMOS VII- LES MEMOIRES VII- Une mémoire ayant une capacité de 4 x 8 peut stocker: 32 bits 496 octet 4 x 8 bits VII-2 Cette même mémoire aura: 8 lignes (bits) d adresse 32 lignes d adresse 2 lignes d adresse VII-3 Une EPROM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-4 Une EEPROM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-5 Une RAM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-6 La structure mémoire simplifiée ci-dessous à une capacité de: 64 octets A5 32 octets BUS ARESSES 64 x 6 A VII-7 La plage adressable de la MEM est : de à FFFF de 8 à FFFF de à 7FFF CS A4-A MEM CS A4-A MEM 7-7- 7 BUS E ONNEES 6