Q.C.M. D EVALUATION A : ELECTRONIQUE NUMERIQUE

Documents pareils
FONCTION COMPTAGE BINAIRE ET DIVISION DE FRÉQUENCE

IFT1215 Introduction aux systèmes informatiques

Architecture des ordinateurs TD1 - Portes logiques et premiers circuits

GPA770 Microélectronique appliquée Exercices série A

Système binaire. Algèbre booléenne

Architecture des ordinateurs Introduction à l informatique

USTL - Licence ST-A 1ère année Codage de l information TP 1 :

Cours Informatique 1. Monsieur SADOUNI Salheddine

ELP 304 : Électronique Numérique. Cours 1 Introduction

Chapitre 4 : Les mémoires

Logiciel de Base. I. Représentation des nombres

Concevoir son microprocesseur

RESUME DE COURS ET CAHIER D'EXERCICES

QUESTION 1 {2 points}

TD Architecture des ordinateurs. Jean-Luc Dekeyser

Organisation des Ordinateurs

Informatique Générale

Algèbre binaire et Circuits logiques ( )

Logique séquentielle

Représentation d un entier en base b

Modules d automatismes simples

Les portes logiques. Voici les symboles des trois fonctions de base. Portes AND. Portes OR. Porte NOT

Conception de circuits numériques et architecture des ordinateurs

2.4 Représentation graphique, tableau de Karnaugh

INITIATION AU LANGAGE C SUR PIC DE MICROSHIP

VIII- Circuits séquentiels. Mémoires

Les fonctions logiques

TP 1 : 1 Calculs en binaire, octal et hexadécimal

Codage d information. Codage d information : -Définition-

MPI Activité.10 : Logique binaire Portes logiques

Microprocesseur + Logiciel

Cours Premier semestre

Représentation des Nombres

Université de La Rochelle. Réseaux TD n 6

ET 24 : Modèle de comportement d un système Boucles de programmation avec Labview.

Hiérarchie matériel dans le monde informatique. Architecture d ordinateur : introduction. Hiérarchie matériel dans le monde informatique

DU BINAIRE AU MICROPROCESSEUR - D ANGELIS CIRCUITS CONFIGURABLES NOTION DE PROGRAMMATION

V- Manipulations de nombres en binaire

Le multiplexage. Sommaire

Logique binaire. Aujourd'hui, l'algèbre de Boole trouve de nombreuses applications en informatique et dans la conception des circuits électroniques.

Introduction à l architecture des ordinateurs. Adrien Lebre Décembre 2007

BCI - TPSP - Processeurs et Architectures Numériques

MICROCONTROLEURS PIC PROGRAMMATION EN C. V. Chollet - cours-pic-13b - 09/12/2012 Page 1 sur 44

T500 DUAlTACH. JAQUET T500 DualTach Instrument de mesure et de surveillance équipé de 2 entrées fréquence TACHYMETRE 2 CANAUX

Equipement. électronique

Acquisition et conditionnement de l information Les capteurs

Information. BASES LITTERAIRES Etre capable de répondre à une question du type «la valeur trouvée respecte t-elle le cahier des charges?

EPREUVE OPTIONNELLE d INFORMATIQUE CORRIGE

Electronique Numérique

Transmission de données. A) Principaux éléments intervenant dans la transmission

Éléments d'architecture des ordinateurs

Rappels Entrées -Sorties

Définition 0,752 = 0,7 + 0,05 + 0,002 SYSTÈMES DE NUMÉRATION POSITIONNELS =

Série D65/D75/D72 Afficheurs digitaux modulaires

Enoncé et corrigé du brevet des collèges dans les académies d Aix- Marseille, Montpellier, Nice Corse et Toulouse en Énoncé.

Jeux de caracte res et encodage (par Michel Michaud 2014)

Chapitre 10 Arithmétique réelle

Arithmétique binaire. Chapitre. 5.1 Notions Bit Mot

Conversion d un entier. Méthode par soustraction

ARDUINO DOSSIER RESSOURCE POUR LA CLASSE

Structure de base d un ordinateur

CORRIGE LES NOMBRES DECIMAUX RELATIFS. «Réfléchir avant d agir!»

Transmissions série et parallèle

Le codage informatique

Architecture matérielle des systèmes informatiques

Leçon 1 : Les principaux composants d un ordinateur

Architecture des ordinateurs

1. Structure d un programme C. 2. Commentaire: /*..texte */ On utilise aussi le commentaire du C++ qui est valable pour C: 3.

Livret - 1. Informatique : le matériel. --- Ordinateur, circuits, codage, système, réseau. Cours informatique programmation.

Présentation du système informatique utilisé et éléments d architecture des ordinateurs

«SESSION 2009» Thème : GESTION DU SYSTEME D INFORMATION. Durée : 2 h 00 (Coef. 3) Chaque question peut comporter plus d'une bonne réponse

- Instrumentation numérique -

IV- Comment fonctionne un ordinateur?

Architecture : Circuits numériques et éléments d architecture

TS 35 Numériser. Activité introductive - Exercice et démarche expérimentale en fin d activité Notions et contenus du programme de Terminale S

Lecteur de carte à puce LCPM1 SOMMAIRE

LOGICIEL DC4D MONITOR

Les opérations binaires

Hubert & Bruno Lundi 12 octobre 2009 SAINT-QUENTIN (02)

Algorithme. Table des matières

TABLE DES MATIÈRES 1. DÉMARRER ISIS 2 2. SAISIE D UN SCHÉMA 3 & ' " ( ) '*+ ", ##) # " -. /0 " 1 2 " 3. SIMULATION 7 " - 4.

Calcul matriciel. Définition 1 Une matrice de format (m,n) est un tableau rectangulaire de mn éléments, rangés en m lignes et n colonnes.

On distingue deux grandes catégories de mémoires : mémoire centrale (appelée également mémoire interne)

Les liaisons SPI et I2C

Projet # 3 Serrure à deux clés

Proteus Design Suite V7 Instruments virtuels

1 Introduction au codage

Modules d entrées/sorties pour FX série XM07 et XM14

I.1- DÉFINITIONS ET NOTIONS DE BASE

Programmation en langage C d un µcontrôleur PIC à l aide du compilateur C-CCS Sommaire


LA MESURE INDUSTRIELLE

Electricien(ne) Automaticien(ne)

Matériel & Logiciels (Hardware & Software)

CQP 112 Introduc/on à la programma/on. Thème 2 : Architecture d un système informa/que. Département d informa/que

DM 1 : Montre Autoquartz ETA

Patentamt JEuropaisches. European Patent Office Numéro de publication: Office européen des brevets DEMANDE DE BREVET EUROPEEN

ARCHITECTURE CONSTITUTION D'UN API

MACHINE A SOUDER MANUEL D UTILISATION

Transcription:

I- SYSTEMES E NUMERATION Q.C.M. EVALUATION A : ELECTRONIQUE NUMERIQUE I- Le nombre binaire s écrit en décimal: 4 mille cent onze 5 I-2 Le nombre «5A7» est écrit en: Octal Hexadécimal écimal I-3 Le nombre binaire converti en base 6 donne: 436 826 8C6 I-4 En base 2, «+» égale: 2 I-5 L addition binaire de «+» à pour résultat: 222 I-6 La somme «84A2+5F7» à pour résultat: C2UR :-) E4F 44F I-7 ans le code Gray (binaire réfléchi) le nombre : précède. succède à. n existe pas. I-8 «-9» s écrit en binaire: - I-9 Sur 8 bits, on peut avoir : 256 valeurs 255 valeurs 52 valeurs I- Sur un octet la valeur maximale décimale est : 256 255 52

II- ALGEBRE BOOLEENNE II- après cette table de vérité, «Y» à pour équation Booléenne: Y= AB A B Y Y= A + B Y= A II-2 après cette table de vérité, «Y» à pour équation Booléenne: Y= AB A B Y Y= A + B Y= A II-3 L équation Booléenne «S = (A et B) ou C» peut s écrire: S = (A + B)C S = A(B+C) S = (A+C) et (B+C) II-4 Le complément de l équation «W = A(B+C)+» est: W = A+ BC W = A(B+C)+ W = (A+BC) II-5 L équation Booléenne «Y = (A+BC)(A B+C)+C» se simplifie en: Y = C Y = A+B Y = AB II-6 L équation Z = AB + AB est égale à: Z = Z = Z = AB + AB II-7 Une porte NAN (ET-NON) à pour équation: A B II-8 Une porte NOR (OU-NON) à pour équation: A B II-9 Une porte XOR (OU Exclusif) à pour équation: A B + AB 2

III- LOGIQUE COMBINATOIRE III- Les tableaux de arnaugh sont: une méthode graphique de simplification d équations. des tableaux d allocations de variables. les oeuvres d un peintre surréaliste. III-2 La variable «U» représenté par un tableau de arnaugh à pour équation simplifiée: U= CA + B + C C U= A + C + B + CB AB U= A + + BC + B III-3 Le logigramme ci-dessous à pour résultat: S = AB + AB S = AB + AB S = A + B A B S A III-4 Les symboles XNOR suivants B A B + AB = ont pour équation de sortie: III-5 Le logigramme ci-dessous a une fonction: détection de différence détection d égalité additionneur binaire nombres binaires A B a a b b = = Y III-6 Le logigramme ci-dessous a une fonction: détection de différence détection d égalité A additionneur binaire B = = S R en R s 3

IV- LOGIQUE SEQUENTIELLE IV- Une bascule R-S à pour fonction principale une mise: au niveau haut au niveau bas en mémoire IV-2 La sortie «Q» d une bascule ayant ses entrées et à : est invariable bascule à chaque front actif d horloge prend la valeur de Qo à chaque front actif d horloge IV-3 La sortie «Q» d une bascule : prend la même valeur que l entrée prend la même valeur que l entrée au front actif du signal d horloge prend la valeur complémentée de IV-4 Une bascule dont la sortie Q est reliée à l entrée réalise une division de fréquence par: 2 4 8 IV-5 Le circuit suivant est : un registre à décalage un compteur asynchrone un compteur synchrone H Q Q Q2 Q3 IV-6 Le circuit suivant est : un registre à décalage un compteur asynchrone un compteur synchrone E H Q Q Q2 Q3 IV-7 Un compteur BC compte: de à en binaire de à en binaire de à en hexadécimal IV-8 Un compteur modulo 8 compte: de à 8 de à 7 de 8 en 8 IV-9 Un registre à décalage 4 bits série-parallèle possède: quatre entrées séries et quatre sorties parallèles une entrée parallèle et quatre sorties séries une entrée série et quatre sorties parallèles IV- Un EPL est un : cicuit logique programmable et effaçable ensemble parrallèle de bascule ensemble probable logique décomplexé 4

V- CIRCUITS LOGIQUES MSI V- Un décodeur CB-décimal à: en entrée un code binaire 8 bits et 6 lignes de sortie lignes d entrées et 4 bits de sortie en entrée un code binaire 4 bits et lignes de sortie V-2 Un codeur (encodeur) de clavier numérique possède: 4 entrées et sorties entrées et 4 sorties 3 entrées et 4 sorties V-3 Le circuit intégrés 745 possède principalement 8 entrées, 3 bits de sélection et une sortie. Est-ce: un multiplexeur un démultiplexeur un convertisseur V-4 Une sortie dite «3 états» signifie que: la sortie est soit à, soit à, soit à collecteur ouvert les niveaux de sortie sont quelconques la sortie peut se trouver en haute impédance VI- FAMILLE E CIRCUIT INTEGRES LOGIQUES VI- La famille logique CMOS (série 4) est caractérisée principalement par: une vitesse relativement lente, une tension d alimentation de +5V et une faible consommation une vitesse relativement lente, une tension de service de 3V à 8V et une faible consommation une vitesse importante, une tension de service de 3V à 8V et une forte consommation VI-2 Pour un circuit CMOS la consommation: diminue si la fréquence augmente reste constante si la fréquence augmente augmente si la fréquence augmente VI-3 La sortance maximale d un circuit intégrés numérique est: le nombre de sorties que peut piloter une entrée le nombre de sorties que pilote une entrée le nombre d entrées que peut piloter une sortie VI-4 Pour un circuit CMOS la vitesse de fonctionnement augmente si: sa tension d alimentation augmente sa tension d alimentation diminue sa sortance augmente VI-5 La famille TTL est caractérisée essentiellement par: une vitesse relativement rapide, une tension d alimentation de +5V et une forte consommation une vitesse relativement lente, une tension de service de 3V à 8V et une faible consommation une vitesse relativement rapide, une tension de service de 3V à 8V et une forte consommation 5

VI-6 Une sortie dite à collecteur ouvert permet: d amplifier un courant de sortie d adapter un niveau de sortie la réalisation d une «ET» câblée VI-8 Un circuit 74HC appartient à la famille : CMOS rapide TTL rapide TTL à faible consommation VI-7 Un circuit 74LS appartient à la famille : CMOS rapide TTL rapide TTL à faible consommation VI-9 La référence «74HCT» est un CI : CMOS à transdistortion CMOS compatible TTL TTL compatible CMOS VII- LES MEMOIRES VII- Une mémoire ayant une capacité de 4 x 8 peut stocker: 32 bits 496 octet 4 x 8 bits VII-2 Cette même mémoire aura: 8 lignes (bits) d adresse 32 lignes d adresse 2 lignes d adresse VII-3 Une EPROM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-4 Une EEPROM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-5 Une RAM est une mémoire: vive une mémoire morte électriquement effaçable une mémoire morte effaçable par ultraviolet VII-6 La structure mémoire simplifiée ci-dessous à une capacité de: 64 octets A5 32 octets BUS ARESSES 64 x 6 A VII-7 La plage adressable de la MEM est : de à FFFF de 8 à FFFF de à 7FFF CS A4-A MEM CS A4-A MEM 7-7- 7 BUS E ONNEES 6