Les circuits logiques combinatoires

Documents pareils
IFT1215 Introduction aux systèmes informatiques

Les portes logiques. Voici les symboles des trois fonctions de base. Portes AND. Portes OR. Porte NOT

ELP 304 : Électronique Numérique. Cours 1 Introduction

Glossaire des nombres

GPA770 Microélectronique appliquée Exercices série A

Système binaire. Algèbre booléenne

Internet Le service de noms - DNS

FONCTION COMPTAGE BINAIRE ET DIVISION DE FRÉQUENCE

Cours Premier semestre

Conversion d un entier. Méthode par soustraction

Les opérations binaires

ISO/CEI NORME INTERNATIONALE

SYSTEME DE PALPAGE A TRANSMISSION RADIO ETUDE DU RECEPTEUR (MI16) DOSSIER DE PRESENTATION. Contenu du dossier :

LES THYRISTORS. - SCRs ( Silicon Controlled Rectifier ) - Triacs. - Diacs. Excellence in Power Processing and Protection P.

Exercices de dénombrement

COMMUNICATION ENTRE DEUX ORDINATEURS PAR LASER MODULE EN CODE MORSE OU BINAIRE.

NORME INTERNATIONALE

MEMOIRES MAGNETIQUES A DISQUES RIGIDES

Logiciel de Base. I. Représentation des nombres

IV- Comment fonctionne un ordinateur?

Codage d information. Codage d information : -Définition-

Architecture matérielle des systèmes informatiques

Organisation des Ordinateurs

Les techniques de multiplexage

Concevoir son microprocesseur

Transmission de données. A) Principaux éléments intervenant dans la transmission

Projet # 3 Serrure à deux clés

CARACTERISTIQUE D UNE DIODE ET POINT DE FONCTIONNEMENT

CALC2QIF Conversion de données OpenOffice au format QIF

Chaine de transmission

SOMMAIRE. B5.1 Première approche

Le langage SQL pour Oracle - partie 1 : SQL comme LDD

ALGORITHMIQUE ET PROGRAMMATION En C

Système 260. Système 260 Contrôle de processus. Caractéristiques clés. Logiciels Typiques

Logique binaire. Aujourd'hui, l'algèbre de Boole trouve de nombreuses applications en informatique et dans la conception des circuits électroniques.

Représentation des Nombres

Informatique Générale

Acquisition et conditionnement de l information Les capteurs

MegaStore Manager ... Simulation de gestion d un hypermarché. Manuel du Participant

Livret - 1. Informatique : le matériel. --- Ordinateur, circuits, codage, système, réseau. Cours informatique programmation.

Rappels réseaux TCP/IP

Débuter avec EXPRESS. Alain Plantec. 1 Schema 2

Le multiplexage. Sommaire

Extrait des Exploitations Pédagogiques

Chapitre 10 Arithmétique réelle

Programmation assembleur : aperçu

Driver de moteurs pas-à-pas DM432C

UEO11 COURS/TD 1. nombres entiers et réels codés en mémoire centrale. Caractères alphabétiques et caractères spéciaux.

SOLUTIONS TECHNOLOGIQUES Fiche activité élève

Aiguilleurs de courant intégrés monolithiquement sur silicium et leurs associations pour des applications de conversion d'énergie

Les différents types de relation entre les tables

LES ESCALIERS. Du niveau du rez-de-chaussée à celui de l'étage ou à celui du sous-sol.

TP Service HTTP Serveur Apache Linux Debian

EP A1 (19) (11) EP A1 (12) DEMANDE DE BREVET EUROPEEN. (43) Date de publication: Bulletin 2011/26

Introduction : Les modes de fonctionnement du transistor bipolaire. Dans tous les cas, le transistor bipolaire est commandé par le courant I B.

Représentation d un entier en base b

aux différences est appelé équation aux différences d ordre n en forme normale.

Le transistor bipolaire

Série D65/D75/D72 Afficheurs digitaux modulaires

Digital Subscriber Line

Patentamt JEuropaisches. European Patent Office Numéro de publication: Office européen des brevets DEMANDE DE BREVET EUROPEEN

CHAPITRE IX : Les appareils de mesures électriques

Equipement. électronique

Activité initiation Arduino

Cours Informatique 1. Monsieur SADOUNI Salheddine

Exercices sur SQL server 2000

Dossier Logique câblée pneumatique

TD 1 - Transmission en bande de passe

Accueil des PC. Le Parent correspondant. Le parent correspondant au collège. Vérifier vos coordonnées Emarger Prendre un café, un thé

Systèmes et traitement parallèles

MATHÉMATIQUES DISCRÈTES (4) CRYPTOGRAPHIE CLASSIQUE

LES RÉSEAUX À HAUTS DÉBITS

SIN-FPGA DESCRIPTION PAR SCHEMA

Internet Protocol. «La couche IP du réseau Internet»

Une version javascript sera disponible directement dans le cours prochainement.

Architecture des ordinateurs Introduction à l informatique

Relais statiques SOLITRON MIDI, Commutation analogique, Multi Fonctions RJ1P

LA COUCHE PHYSIQUE EST LA COUCHE par laquelle l information est effectivemnt transmise.

Assembleur. Faculté I&C, André Maurer, Claude Petitpierre

Résolution de noms. Résolution de noms

Spécifications Techniques d Interface

La polarisation des transistors

Chap 4: Analyse syntaxique. Prof. M.D. RAHMANI Compilation SMI- S5 2013/14 1

Banque Populaire Loire Lyonnais. E-Commerce?

Mesure. Multimètre écologique J2. Réf : Français p 1. Version : 0110

LES TYPES DE DONNÉES DU LANGAGE PASCAL

AMICUS 18 (2ème partie) 4) Présentation du logiciel Amicus IDE

Sciences physiques Stage n

Modules d entrées/sorties pour FX série XM07 et XM14

Techniques de stockage. Techniques de stockage, P. Rigaux p.1/43

QUESTION 1 {2 points}

Carl-Louis-Ferdinand von Lindemann ( )

NOTIONS DE RESEAUX INFORMATIQUES

CLIP. (Calling Line Identification Presentation) Appareil autonome affichant le numéro appelant

Compression Compression par dictionnaires

DM 1 : Montre Autoquartz ETA

REALISATION D UNE CALCULATRICE GRACE AU LOGICIEL CROCODILE CLIPS 3.

Contribution à la conception par la simulation en électronique de puissance : application à l onduleur basse tension

Exemples de problèmes et d applications. INF6953 Exemples de problèmes 1

Transcription:

Chapitre V: Les circuits logiques combinatoires I- Introduction : Les composants utilisés jusqu à maintenant (ET, OU, NON-ET, or, ) faisant partie de la catégorie SSI (Small Scale Integration). Le progrès technique réalisé en conception de circuits intégrés ont permis de concevoir des circuits un peut plus complexes permettant de réaliser des fonctions plus générales. Ces circuits représentent les circuits d intégration moyenne (MSI Medium Scale Integration). II- Les circuits intégrés décodeurs: / Définition: Un décodeur «parmi 2 n» (une sortie parmi n entrées), est un circuit logique à n entrées et 2 n sorties, qui fournissent tous les produits Pi qui identifient toutes les combinaisons de n variables d entrée. Les sorties sont actives à l état (vraies au niveau bas). On a donc une seule sortie à l état, celle qui décode la combinaison présente sur les entrées; toutes les autres sont à l état. Décodeur Y Y Y2 Y2 n - n- 2 Décodeur parmis 4 Les circuits intégrés décodeurs (ainsi que d autres circuits intégrés) possèdent généralement une ou plusieurs entrées de validation: - Entrées de validation actives => fonctionnement normal du circuit. M.TYRI Lassaad Page /5 Chapitre 5

- Entrées de validation inactives => les sorties sont au niveau haut le code d entrée. 2/ Les décodeurs intég rés TTL: a- Le décodeur /8 «74LS38»: * Table de vérité: Entrées Validation Données Sorties E E2 E3 2 S S S2 S3 S4 S5 S6 S7 Remarque: On peut réaliser des décodeurs de taille quelconque par combinaisons des précédents en utilisant les entrées de validation. Exemple: un circuit de décodage des combinaisons de 5 variables: parmi 32, en utilisant 4 décodeurs parmi 8 ou bien 2 décodeurs parmi 6. b- Les décodeurs DCB-décimal: «exemple: 74-42» Chaque sortie passe au niveau BS quand son entrée DCB correspondante e st appliquée. Dans le cas des codes qui ne sont pas des représentations DCB, aucune des sorties n est mise à son niveau VRI. c- Les décodeurs DCB-7segments: «exemple: 74-47» Un décodeur DCB-7segments accepte en entrée les 4 bits DCB et rend actives les sorties qui permettent d allumer les segments représentant le chiffre correspondant. M.TYRI Lassaad Page 2/5 Chapitre 5

=> Les anodes des diodes sont toutes réunies à Vcc (+5V). Leurs cathodes sont connectées au travers de résistances limitatrices de courant aux sorties. 3/ pplication des décodeu rs: La réalisation d une fonction écrite sous forme «somme de produit» est évidente avec un décodeur (pas de simplification). a- Réalisation d une fonction avec un décodeur /8 et un opérateur NND à 4 entrées: Sortie C B Y S C B 7 4 LS 3 8 S S2 S3 S4 S5 B C E E2 E3 S S 2 S 3 S 5 Y(,B,C) S6 S7 Y CB.. C. C. C. b- Exercice: i)réaliser un décodeur parmi 32 en utilisant 4 décodeurs 74LS38 et un inverseur. Un code d entrée de 5 bits 4 3 2 ne valide qu une seule sortie parmi les 32 pour chacune des 32 représentations d entrées possibles. ii) Qu elle est la sortie active si 4 3 2 =? III- Les circuits intégrés Multiplexeurs ou sélecteurs de (MU): / Définition: Entrées de E E. E N- MU de N S : Sortie C est un circuit logique qui permet de sélectionner une information logique parmi N informations:.. p : Entrées de sélection - Les informations sont connectées à N entrées appelées entrées de». - Le choix de l entrée se fait à partir d un nombre P de variables appelées «variables de sélection». M.TYRI Lassaad Page 3/5 Chapitre 5

- Chaque combinaison des variables de sélection adresse l une des entrées d où: N=2 P. 2/ Multiplexeur à 2 entrées: «N=2 et P=» Il permet d aiguiller vers la sortie Y, une voie d information parmi 2 (E,E ) suivant l état d une variable de sélection notée. * Table de fonctionnement: *Symbole logique: *Table de vérité: Sortie Y Sélecteur de E Sélecteur de E E E MU de 2 Y E E Y Y(,E,E ) =.Y(,E,E )+.Y(,E,E ) =.E +.E 3/ Multiplexeur à 4 entrées: «N=4 et P=2» Il permet d aiguiller vers la sortie Y, une voie d information parmi 4 (E,E,E 2,E 3 ) suivant l état de 2 variables de sélection. * Table de fonctionnement: *Symbole logique: *Table de vérité: Y E E E 2 E 3 E E E 2 E 3 MU de 4 Y E 3 E 2 E E Y Y =.-.E +..E +..E 2 +..E 3 4/ Multiplexeurs à 8 et 6 voies d entrées: (P=3 et P=4) * Exemple: «le circuit 74LS5 à 8 entrées» - Table de fonctionnement / Schéma logique / Table de vérité: voir annexe. M.TYRI Lassaad Page 4/5 Chapitre 5

- Equation: Y= 2...E + 2...E + 2...E 2 + 2...E 3 + 2...E 4 + 2...E 5 + 2...E 6 + 2...E 7 * Exemple de multiplexeur à 6 entrées:74ls5 5/ Exercices: a- Réaliser les schémas logiques des multiplexeurs à 2 entrées et à 4 entrées. b- Réaliser de 2 manières différentes un multiplexeur à 6 entrées en utilisant des multiplexeurs à 8 entrées. IV- Les circuits démultiplexeurs: / Définition: Un circuit démultiplexeur permet d aiguiller la donnée présentée sur son entrée vers une seule destination parmi N connectées sur les N sorties du circuit. Le choix se fait à partir de P variables de sélection d où: N=2 P. ==> C est l opération inverse du multiplexage. 2/ Réalisation: Le démultiplexage d informations de «bit» est réalisé pratiquement par les circuits décodeurs => appellation «décodeur/démultiplexeur»: - L entrée du donnée du démultiplexeur est l entrée de validation du circuit. - Les entrées de sélection du démultiplexeur sont les entrées de du circuit. V- utres types de circuits combinatoires: Les circuits dditionneur, Multiplicateur et Comparateur ==> Voir TPs. M.TYRI Lassaad Page 5/5 Chapitre 5