Série d exercices N 1

Documents pareils
Algèbre binaire et Circuits logiques ( )

2.4 Représentation graphique, tableau de Karnaugh

Architecture des ordinateurs TD1 - Portes logiques et premiers circuits

Arithmétique binaire. Chapitre. 5.1 Notions Bit Mot

Série D65/D75/D72 Afficheurs digitaux modulaires

IFT1215 Introduction aux systèmes informatiques

ELP 304 : Électronique Numérique. Cours 1 Introduction

Systemesdigitaux. Cours 5

TP - Alarme de voiture / Approche fonctionnelle

MEMOIRES MAGNETIQUES A DISQUES RIGIDES

GPA770 Microélectronique appliquée Exercices série A

CHAPITRE VI ALEAS. 6.1.Généralités.

DU BINAIRE AU MICROPROCESSEUR - D ANGELIS CIRCUITS CONFIGURABLES NOTION DE PROGRAMMATION

I- Définitions des signaux.

Conversion d un entier. Méthode par soustraction

Cours Informatique 1. Monsieur SADOUNI Salheddine

Microprocesseur + Logiciel

QUESTION 1 {2 points}

Cours Premier semestre

Informatique Générale

MPI Activité.10 : Logique binaire Portes logiques

Electronique Numérique

Les opérations binaires

Relais statiques SOLITRON, 1 ou 2 pôles Avec dissipateur intégré

Représentation des Nombres

Relais statiques SOLITRON MIDI, Commutation analogique, Multi Fonctions RJ1P

Logique binaire. Aujourd'hui, l'algèbre de Boole trouve de nombreuses applications en informatique et dans la conception des circuits électroniques.

TD 11. Les trois montages fondamentaux E.C, B.C, C.C ; comparaisons et propriétés. Association d étages. *** :exercice traité en classe.

Les portes logiques. Voici les symboles des trois fonctions de base. Portes AND. Portes OR. Porte NOT

Représentation d un entier en base b

Architecture : Circuits numériques et éléments d architecture

RELAIS STATIQUE. Tension commutée

Système binaire. Algèbre booléenne

MICROINFORMATIQUE NOTE D APPLICATION 1 (REV. 2011) ARITHMETIQUE EN ASSEMBLEUR ET EN C

Manipulations du laboratoire

Transmission d informations sur le réseau électrique

ASR1 TD7 : Un microprocesseur RISC 16 bits

CONVERTISSEURS NA ET AN

V- Manipulations de nombres en binaire

Corrigé des TD 1 à 5

Conception Electronique (CEL) Prof. Maurizio Tognolini

DE L ALGORITHME AU PROGRAMME INTRO AU LANGAGE C 51

Les fonctions logiques

Systèmes de distributeurs Systèmes de distributeur selon la norme ISO , taille 2, série 581. Caractéristiques techniques

Indicateur d accélération numérique. Mode d emploi

La température du filament mesurée et mémorisée par ce thermomètre Infra-Rouge(IR) est de 285 C. EST-CE POSSIBLE?

JKW-IP. Mettez votre intercom vidéo en ligne.

Conception de circuits numériques et architecture des ordinateurs

INITIATION AU LANGAGE C SUR PIC DE MICROSHIP

Projet # 3 Serrure à deux clés

Système d automation TROVIS 6400 Régulateur compact TROVIS 6493

Enregistreur de Température pour PC DALLAS 1820

Université de La Rochelle. Réseaux TD n 6

TSM EVOLUTION > SYSTÈME DE DÉTECTION INCENDIE ADRESSABLE ET CONVENTIONNEL ADR

BCI - TPSP - Processeurs et Architectures Numériques

FRANCAIS DGM1. Centrale Vigik 1 porte. N d homologation : - PS MS Gamme: Vigik MANUEL D INSTALLATION.

USTL - Licence ST-A 1ère année Codage de l information TP 1 :

UFR de Mathématiques et Informatique Année 2009/2010. Réseaux Locaux TP 04 : ICMP, ARP, IP

Cours 1 : Introduction Ordinateurs - Langages de haut niveau - Application

Modules d entrées/sorties pour FX série XM07 et XM14

Fiche technique CPU 315SN/PN (315-4PN33)

T500 DUAlTACH. JAQUET T500 DualTach Instrument de mesure et de surveillance équipé de 2 entrées fréquence TACHYMETRE 2 CANAUX

1. PRESENTATION DU PROJET

En recherche, simuler des expériences : Trop coûteuses Trop dangereuses Trop longues Impossibles

Rappels d architecture

TP Modulation Démodulation BPSK

Exo7. Calculs de déterminants. Fiche corrigée par Arnaud Bodin. Exercice 1 Calculer les déterminants des matrices suivantes : Exercice 2.

Systèmes et traitement parallèles

ET 24 : Modèle de comportement d un système Boucles de programmation avec Labview.

Extrait des Exploitations Pédagogiques

RAPPORT TECHNIQUE CCE

CM2 L architecture MIPS32

Probabilités sur un univers fini

Pour l épreuve d algèbre, les calculatrices sont interdites.

Exercice 3 du cours Management Bancaire : «Risque de crédit et scoring»

Calcul matriciel. Définition 1 Une matrice de format (m,n) est un tableau rectangulaire de mn éléments, rangés en m lignes et n colonnes.

SOMMAIRE Equipement Instructions générales. 1.Vue générale. 1.1 Face avant. 1.2 Face arrière. 2 Mode D emploi Adressage DMX

Architecture des ordinateurs

LA MESURE INDUSTRIELLE

Système 260. Système 260 Contrôle de processus. Caractéristiques clés. Logiciels Typiques

TD Architecture des ordinateurs. Jean-Luc Dekeyser

progression premiere et terminale

Sciences et Technologies de l Industrie et du Développement Durable ENERGIE THERMIQUE ENERGIE THERMIQUE

NOTICE DE MONTAGE ECHELLE

Dossier Logique câblée pneumatique

RESUME DE COURS ET CAHIER D'EXERCICES

! analyse du fonctionnement

Temps forts départementaux. Le calcul au cycle 2 Technique opératoire La soustraction

EXPLOITATIONS PEDAGOGIQUES DU TABLEUR EN STG

Introduction : Les modes de fonctionnement du transistor bipolaire. Dans tous les cas, le transistor bipolaire est commandé par le courant I B.

CORRIGE LES NOMBRES DECIMAUX RELATIFS. «Réfléchir avant d agir!»

Guide de l Utilisateur

Electron S.R.L. - MERLINO - MILAN ITALIE Tel ( ) Fax Web electron@electron.it

Modules d automatismes simples

Architecture de la Gestion du Technique du Bâtiment.

NOTICE D INSTALLATION

Calculons avec Albert!

Le suivi de la qualité. Méthode MSP : généralités

IV- Comment fonctionne un ordinateur?

Multitension Monofonction. Multitension Multifonction

Transcription:

GENIE ELECTRIQUE Série d exercices N 1 Prof : Mr Raouafi Abdallah Exercice n 1 : «Logique combinatoire» Niveau : 4 ème Sc.Technique (Rappel) Compléter le tableau correspond pour additionner ou soustracter 2 nombres binaires A(a) et B(b). a b R S 0 0.. 1 0.. 0 1.. 1 1.. a b R D 0 0.. 1 0.. 0 1.. 1 1.. Re a b Rs S 0 0 0.. 1 0 0.. 0 1 0.. 1 1 0.. 0 0 1.. 1 0 1.. 0 1 1.. 1 1 1.. Exemples : Re a b Rs D 0 0 0.. 1 0 0.. 0 1 0.. 1 1 0.. 0 0 1.. 1 0 1.. 0 1 1.. 1 1 1.. + 1 0 1 1 1 1 1 0 + 1 0 1 0 1 0 1 1 0 1 1 0-1 0 1 1 1 1 1 0-1 0 1 1 1 0 0 1 1 0 0 1 0 = = Exercice n 2 : On donne les deux nombres binaires suivants : A=(10110) 2 et B=(1010) 2 1. En utilisant la notation «complément à 1 et complément à 2». a. Donner le Cp1 puis le Cp2 de A (sur F6).. b. Donner le Cp1 puis le Cp2 de B (sur F8).. c. Déduire alors ( A) et ( B). d. Calculer le Cp2 [Cp1(A)] sur un format de 7 bits (F7). 2. Effectuer en binaire et en F8 les opérations suivantes : A + B ; A - Cp2(B) = = Page 1 / 12

3. Effectuer de même et en binaire et en F8 les opérations suivantes : A - B ; A + Cp2(B) (conclure sur les résultats) Exercice n 3 : Soient les deux nombres binaires : X = (1001110) 2 et Y = (10110) 2. 1. On utilise le circuit intégré ci-dessous pour additionner en binaire les 2 nombres X et Y. Compléter la figure suivante en écrivant les états logiques des entrées / sorties. C 8 =.. Additionneur Binaire N 2 C 4 =.. Additionneur Binaire N 1 C 0 =.. 2. Maintenant, on utilise le circuit additionneur binaire mais pour soustracter les 2 nombres X et Y (En utilisant la notation de l addition en complément à 2). a. Expliquer brièvement comment on peut changer la soustraction en addition entre deux nombres binaires X et Y?..... b. Compléter la figure suivante en écrivant les états logiques des entrées / sorties. C 8 =.. Additionneur Binaire N 2 C 4 =.. Additionneur Binaire N 1 C 0 =.. Exercice n 4 : On veut simuler des résultats binaires en utilisant le circuit additionneur ci-après à base de circuit intégré 74 LS 283. b3 b2 b1 b0 a3 a2 a1 a0 C4 b3 b2 b1 b0 7 4 LS 283 C0 +Vcc S3 S2 S1 S0 1. Expliquer brièvement que ce circuit permet de changer l addition en soustraction entre deux nombres binaires A et B à 4 bits chacun.... Page 2 / 12

2. Déduire le rôle de ce montage : 3. Saisir le montage et compléter le tableau suivant : C0 A (a3a2a1a0) B (b3b2b1b0) C4 S (S3S2S1S0) Opération réalisée 0 (12) 10 =(1100) 2 (5) 10 =(0101) 2 1 (9) 10 =(1001) 2 (6) 10 =(0110) 2 4. Maintenant, le même circuit 74LS 283 est utilisé dans le montage suivant : b3 b2 b1 b0 a3 a2 a1 a0 C4 74 LS 283 C0 K Masse 0v +Vcc Vcc a. Si l inverseur K est relié à la masse (0 logique), justifier le type de montage... b. Si l inverseur K est relié à +V cc (1 logique), justifier le type de montage... c. Déduire le rôle de ce montage :.. d. Saisir le montage et compléter le tableau suivant : K C0 A (a3a2a1a0) B (b3b2b1b0) C4 S (S3S2S1S0) 0 (13) 10 =(1101) 2 (5) 10 =(0101) 2 1 (13) 10 =(1101) 2 (5) 10 =(0101) 2 Exercice n 5 : On veut réaliser un circuit électronique capable d exécuter l addition en binaire des deux nombres A et B en mettant le circuit suivant. S Rs 1 S3 S2 S1 S0 S2 r 2 ½ ADD 1. Compléter la table de vérité ci-dessous : 2. Tirer les équations de S1 et r1 : 3. Déterminer les équations de S2 et r2 en fonction de S1 et Re. 4. Déduire alors les équations de S2 et r2 en fonction de a, b et Re. S1 r 1 ½ ADD a b S1 r1 0 0.. 0 1.. 1 0.. 1 1.. a b Re Page 3 / 12

5. Exprimer S et Rs en fonction de a, b et Re. S = Rs =. Exercice n 6 : A- En premier temps on souhaite d étudier un comparateur élémentaire de deux mots de 1 bit. 1. Dresser la table de fonctionnement d un comparateur de deux mots à un bit A(a) et B(b) et déterminer les équations, puis Compléter le logigramme correspondant. dont les sorties E (égal) et S (Supérieur) vérifient : E = 1 si a = b, si non E = 0. S = 1 si a > b, si non S = 0. Table de fonctionnement Equations des sorties Logigramme a b E S 0 0 E =.. a E 0 1 1 0 1 1 S = b S B- En deuxième temps, on souhaite de comparer deux nombres A et B ayant chacun deux bits tel que: A=(a 1 a 0 ) 2 et B=(b 1 b 0 ) 2. trois cas peuvent se présenter : SUP (S), EGAL(E) ou INF(I). 1. Mettre dans le tableau de Karnaugh les sorties suivants : S(A>B), E(A=B) et I(A<B). Sorties b 1 b 0 00 a 1 a 0 00 01 11 10 01 S 11 I 10 2. Déduire les tableaux de Karnaugh correspond aux sorties E(A=B) et I(A<B) Sortie E (A = B) 00 01 0 11 10 b 1 b a 1a 0 00 01 11 10 Sortie I (A < B) 00 01 0 11 10 b 1 b a 1a 0 00 01 11 10 Exercice n 7 : Le comparateur de deux nombres binaires à 4 bits A (A 3 A 2 A 1 A 0 ) et B (B 3 B 2 B 1 B 0 ) peut être réalisé par l association de 4 comparateurs élémentaires à 2 bits chacun avec une entrée E d autorisation (ou validation) de la comparaison. E Si E = 0 Comparateur bloqué (S i = E i = I i = 0). A i S i Si E = 1 Comparaison autorisée. C E i On donne le schéma du comparateur élémentaire par la figure ci-contre : i B i I i Page 4 / 12

1- Compléter la table de vérité du comparateur élémentaire : E A i B i S i (A i > B i ) E i (A i = B i ) I i (A i < B i ) 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 2- Déterminer les équations de E i, S i et de I i en fonction de E, A i et B i : E S I i = i = i =...... 3- Montrer que Ei = E.(S i I i ) :.... 4- Compléter le logigramme du ce comparateur élémentaire : E A i S i B i E i I i 5- Compléter le schéma de câblage de ce comparateur à l aide du comparateur en CI 74HC85. Page 5 / 12

6- Déduire le schéma de câblage d un comparateur à 6 bits en utilisant le même circuit intégré. Exercice n 8 : 1- Calculer en BCD, leur somme dans les cas suivants et interpréter les résultats : A=3 et B=6 ** A=35 et B=48 ** A=31 et B=86 ** A=57 et B=94. = = = = Ajouter 6 si il y a un erreur ou bien la somme est supérieure à 9 et vérifier les résultats 1. 2. 3. Soit le montage représenté par le schéma ci-après, on applique à l entrée du circuit les nombres BCD [A]=[A 3 A 2 A 1 A 0 ] et [B]=[B 3 B 2 B 1 B 0 ]. 2- Dans cette première solution ; Le circuit de détection d erreur est représenté par un circuit logique que l on déterminera à la suite en donnant le schéma d un additionneur incomplet. Soit X une sortie logique qui occupera le niveau haut (1 logique) seulement quant la somme est supérieur à 9. a. Donner l équation de X en utilisant le tableau de Karnaugh. X =... Page 6 / 12

b. Compléter alors le schéma de câblage suivant : B 3 B 2 B 1 B 0 Représentation codée BCD C 4 Additionneur parallèle de 4 bits (CI 74283) C 0 report fourni par l additionneur du rang inférieur Report appliqué à l additionneur BCD suivant X S 4 S 3 S 2 S 1 Circuit logique de la correction Σ 3 Σ 2 Σ 1 S 0 Σ 0 A 3 A 2 A 1 Additionneur parallèle de 4 bits (CI 74283) A 0 Représentation codée BCD Additionneur de la correction Somme BCD 3- Dans cette deuxième solution ; Le circuit de détection d erreur est représenté par un comparateur de deux nombres Y et Z de cinq bits. B 3 B 2 B 1 B 0 A 3 A 2 A 1 A 0 C 4 ( Ad - Complet N 1 ) 74 HC 283 C 0 = 0 +5v S 3 S 2 S 1 S 0 Y Comparateur Z Circuit de détection d erreur X 1 ( Ad - Complet N 2 ) 74 HC 283 C 0 = 0 C 4 S 3 S 2 S 1 S 0 a. Pourquoi Y est maintenu à (9) 10?... b. Déterminer [S] max et [S ] max :... c. On vient d introduire aux entrées les deux nombres [A]=(8) 10 et [B]=(6) 10. Déterminer dans ce cas les entrées et les sorties corresponds du circuit précédent : [A] = [.] ; [B] = [.] ; [S] = [...] et C 4 =... [Y] = [...] ; [Z] = [...] et X=... [S ] = [...] et C 4 =... Page 7 / 12

Exercice n 9 : A- Etude du multiplixeur : 1. Donner le type de ce multiplixeur :. 2. Donner l équation de la sortie S en fonction de a, b, c, I0, I1, I2, I3, I4, I5, I6 et I7..... Figure n 1. 3. Donner l équation simplifiée de la sortie S en fonction de a, b, c et X.... 4. Déduire l équation simplifiée de la sortie S si X=0.. 5. Déduire l équation simplifiée de la sortie S si X=1. Figure n 2. 6. Quel est le rôle de l entrée E? :. 7. Donner l équation de la sortie S en fonction de a, b, I0, I1, I2 et I3....... Figure n 3 8. Proposer une solution avec un MUX 4 vers 1 (figure 3) pour réaliser une fonction logique XOR «S =». Page 8 / 12

B- Etude du Démultiplixeur : Figure n 4 1. Donner le type de ce démultiplixeur :. 2. Donner les équations des sorties Q0, Q1, Q2, Q3, Q4, Q5, Q6 et Q7 en fonction de a, b, c et X. Q0 =. Q1 =. Q2 =. Q3 =. Q4 =. Q5 =. Q6 =. Q7 =. 3. Donner l équation de la sortie H en fonction de a, b et c. Figure n 5 4. Déduire la fonction logique réalisée : C- Etude du L Unité Arithmétique et Logique UAL : soit un circuit électronique assuré par CI.74LS381, ce circuit est une Unité Arithmétique et Logique UAL à 4 bits dont on donne la table de vérité suivante. S 2 S 1 S 0 Opérations réalisées 0 0 0 F = 0000 0 0 1 F = B - A 0 1 0 F = A - B 0 1 1 F = A + B 1 0 0 F = A OU B 1 0 1 F = A XOR B 1 1 0 F = A ET B 1 1 1 F = 1111 1. Quelles sont les opérations logiques?. 2. Quelles sont les opérations arithmétiques?. Page 9 / 12

3. Compléter le tableau ci-dessous : S (S2S1S0) A (A3A2A1A0) B (B3B2B1B0) F (F3F2F1F0) Opérations réalisées 011 1001 1101. 0110 1110 F = A OR B 010 1001 1010. 0101 0110 F = A XOR B 111 1001 1011. Exercice n 10 : Proposer une solution avec un MUX 8 vers 1 pour réaliser une fonction logique «S = a.c + b». a b c S 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 5v 0v Exercice n 11 : Soit la carte de commande ci-après intégrée dans un système automatisé est destinée pour faire des opérations logiques et arithmétiques : 1- Justifier la présence des fonctions NON :... Page 10 / 12

2- Compléter le tableau ci-dessous : S3S2S1S0 A3A2A1A0 B3B2B1B0 Opérations Cn M F3F2F1F0 1001 1101... 1101 1001... 1010 1010... 0010 1000... Exercice n 12 : On donne ci-dessous une portion d une carte de commande. S1 S2 S3 S4???? a b 1 2 1 2 1 2 3 3 9 10 12 13 1 2 8 11 3 4 5 6 12 13 11? S 1 2 3 S ADD 4 5 6 9 10 8 VCC SW1 4 5 Bloc ADD 6 r ADD 9 10 8? E SW2 SW3 SW SW4 Commutateur 4 positions R1 4.7K R2 4.7K R3 4.7K R4 4.7K Extrait de la carte de gestion ( Figure 1 ) 1. ETUDE DU BLOC ADD : Donner les équations de S ADD et r ADD. Compléter la table de vérité ci-contre. Donner un nom au bloc ADD... S ADD =. r ADD =. 2. ETUDE DE l EXTRAIT DE LA CARTE DE GESTION : En se référant à la figure 1 et au schéma des positions de SW. Donner les équations de S1, S2, S3, S4, S et E conformément au tableau ci-dessous. a b S ADD r ADD 0 0.... 0 1.... 1 0.... 1 1.... Position 1 Position 2 SW Position 3 Position 4 Page 11 / 12

POSITIONS ETATS LOGIQUES Equations en fonction de a et b SW SW1 SW2 SW3 SW4 S1 S2 S3 S4 S E Position 1 1 0 0.. Position 2........ Position 3........ Position 4........ En se référant au tableau ci-dessus, identifier la fonction globale du montage des figures en cochant le symbole exacte des figures ci-dessous et compléter les indications manquantes.. Entrées. + Commande. Etat -... Sortie F La figure (b) est un......... 3. MODIFICATION D UNE SOLUTION : On désire remplacer le schéma de la figure 1 par un circuit intégré le 74181 (voir manuel de cours aux pages 40 et 41). Compléter le tableau ci-dessous pour que le C.I 74181 donne les mêmes fonctions que le circuit de la figure 1. Etats logiques de la commande du 74181 (Mode de commande) Fonctions gérées par figure 1 : S S 3 S 2 S 1 S 0 M C n.. 1 1 1.. φ........ b 0 1 0 1 1 φ........ En se référant à la table de fonctionnement du l unité UAL 74181 : * Réaliser la fonction (F = (A + B) plus 1) en complétant le tableau suivant : Fonction SOUSTRACTION S 3 S 2 S 1 S M 0 C A3 A 2 A 1 A * Expliquer comment on peut déterminer le Cp2 de 6 pratiquement en utilisant l UAL 74181?......... n 0 B3 B 2 B 1 B 0 F3 F 2 F 1 F 0......... 0101 0011... Page 12 / 12