IFT1215 Introduction aux systèmes informatiques



Documents pareils
Architecture des ordinateurs TD1 - Portes logiques et premiers circuits

Système binaire. Algèbre booléenne

Algèbre binaire et Circuits logiques ( )

VIII- Circuits séquentiels. Mémoires

Logique binaire. Aujourd'hui, l'algèbre de Boole trouve de nombreuses applications en informatique et dans la conception des circuits électroniques.

Les fonctions logiques

FONCTION COMPTAGE BINAIRE ET DIVISION DE FRÉQUENCE

2.4 Représentation graphique, tableau de Karnaugh

Cours Premier semestre

Les portes logiques. Voici les symboles des trois fonctions de base. Portes AND. Portes OR. Porte NOT

Concevoir son microprocesseur

RESUME DE COURS ET CAHIER D'EXERCICES

Livret - 1. Informatique : le matériel. --- Ordinateur, circuits, codage, système, réseau. Cours informatique programmation.

MPI Activité.10 : Logique binaire Portes logiques

Logique séquentielle

Informatique Générale

GPA770 Microélectronique appliquée Exercices série A

ET 24 : Modèle de comportement d un système Boucles de programmation avec Labview.

Arithmétique binaire. Chapitre. 5.1 Notions Bit Mot

QUESTION 1 {2 points}

BCI - TPSP - Processeurs et Architectures Numériques

Conversion d un entier. Méthode par soustraction

ASR1 TD7 : Un microprocesseur RISC 16 bits

ELP 304 : Électronique Numérique. Cours 1 Introduction

Représentation des Nombres

Cours Informatique 1. Monsieur SADOUNI Salheddine

Architecture : Circuits numériques et éléments d architecture

Conception de circuits numériques et architecture des ordinateurs

Manipulations du laboratoire

Organisation des Ordinateurs

MICROINFORMATIQUE NOTE D APPLICATION 1 (REV. 2011) ARITHMETIQUE EN ASSEMBLEUR ET EN C

TD Architecture des ordinateurs. Jean-Luc Dekeyser

Les opérations binaires

Une version javascript sera disponible directement dans le cours prochainement.

Introduction à l architecture des ordinateurs. Adrien Lebre Décembre 2007

Architecture matérielle des systèmes informatiques

Tout savoir sur le matériel informatique

DU BINAIRE AU MICROPROCESSEUR - D ANGELIS CIRCUITS CONFIGURABLES NOTION DE PROGRAMMATION

UE 503 L3 MIAGE. Initiation Réseau et Programmation Web La couche physique. A. Belaïd

CHAPITRE VI ALEAS. 6.1.Généralités.

I.1- DÉFINITIONS ET NOTIONS DE BASE

UEO11 COURS/TD 1. nombres entiers et réels codés en mémoire centrale. Caractères alphabétiques et caractères spéciaux.

IV- Comment fonctionne un ordinateur?

CHAPITRE VIII : Les circuits avec résistances ohmiques

Université de La Rochelle. Réseaux TD n 6

Patentamt JEuropaisches. European Patent Office Numéro de publication: Office européen des brevets DEMANDE DE BREVET EUROPEEN

Architecture des ordinateurs

Partie 1. Professeur : Haouati Abdelali. CPGE Lycée Omar Ibn Lkhattab - Meknès haouaticpge@gmail.com

2.1 Le point mémoire statique Le point mémoire statique est fondé sur le bistable, dessiné de manière différente en Figure 1.

J AUVRAY Systèmes Electroniques TRANSMISSION DES SIGNAUX NUMERIQUES : SIGNAUX EN BANDE DE BASE

Microprocesseur + Logiciel

La conversion de données : Convertisseur Analogique Numérique (CAN) Convertisseur Numérique Analogique (CNA)

- Instrumentation numérique -

I- Définitions des signaux.

Systèmes et traitement parallèles

CONFIGURATION DE L AUTOMATE SIEMENS

Logiciel de Base. I. Représentation des nombres

V- Manipulations de nombres en binaire

Electronique Numérique

Matériel & Logiciels (Hardware & Software)

Modules d automatismes simples

Conception de circuits numériques et architecture des ordinateurs

Structure et fonctionnement d'un ordinateur : hardware

Hiérarchie matériel dans le monde informatique. Architecture d ordinateur : introduction. Hiérarchie matériel dans le monde informatique

REALISATION D UNE CALCULATRICE GRACE AU LOGICIEL CROCODILE CLIPS 3.

Projet # 3 Serrure à deux clés

La mémoire. Un ordinateur. L'octet. Le bit

Cours 1 : Introduction Ordinateurs - Langages de haut niveau - Application

Licence Sciences et Technologies Examen janvier 2010

TP - Alarme de voiture / Approche fonctionnelle

Architecture des Ordinateurs. Partie II:

INITIATION AU LANGAGE C SUR PIC DE MICROSHIP

Architecture des ordinateurs. Robin FERCOQ

Informatique Industrielle Année Architecture des ordinateurs Note de cours T.Dumartin

CORRIGE LES NOMBRES DECIMAUX RELATIFS. «Réfléchir avant d agir!»

Comme chaque ligne de cache a 1024 bits. Le nombre de lignes de cache contenu dans chaque ensemble est:

nom : Collège Ste Clotilde

TABLE DES MATIÈRES 1. DÉMARRER ISIS 2 2. SAISIE D UN SCHÉMA 3 & ' " ( ) '*+ ", ##) # " -. /0 " 1 2 " 3. SIMULATION 7 " - 4.

Auto formation à Zelio logic

3. SPÉCIFICATIONS DU LOGICIEL. de l'expression des besoins à la conception. Spécifications fonctionnelles Analyse fonctionnelle et méthodes

UNIVERSITE D'ORLEANS ISSOUDUN CHATEAUROUX

Codage d information. Codage d information : -Définition-

LA MESURE INDUSTRIELLE

Transmissions série et parallèle

Cours d Analyse. Fonctions de plusieurs variables

IN Cours 1. 1 Informatique, calculateurs. 2 Un premier programme en C

SUR MODULE CAMÉRA C38A (OV7620)

Cours 3 : L'ordinateur

Sur un ordinateur portable ou un All-in-One tactile, la plupart des éléments mentionnés précédemment sont regroupés. 10) 11)

Les diagrammes de modélisation

Vers l'ordinateur quantique

Cours d Informatique

3 ème 2 DÉVELOPPEMENT FACTORISATIONS ET IDENTITÉS REMARQUABLES 1/5 1 - Développements

Représentation d un entier en base b

Domaine : Sciences et technologies Licence Appliquée : Informatique de Gestion Parcours : E-commerce. 1. Finalité de la formation

Projet de traitement d'image - SI 381 reconstitution 3D d'intérieur à partir de photographies

Calcul matriciel. Définition 1 Une matrice de format (m,n) est un tableau rectangulaire de mn éléments, rangés en m lignes et n colonnes.

Informatique Industrielle

Architecture de l ordinateur

Transcription:

Introduction aux circuits logiques de base IFT25

Architecture en couches Niveau 5 Niveau 4 Niveau 3 Niveau 2 Niveau Niveau Couche des langages d application Traduction (compilateur) Couche du langage d assemblage Traduction (assembleur) Couche du système d exploitation Couche architecture du jeu d instructions (couche ISA) Couche microarchitecture Interprétation partielle (système d exploitation) Couche logique numérique Interprétation (microprogramme) ou exécution directe Matériel IFT25 2

Introduction Tout ordinateur est conçu à partir de circuits intégrés qui ont tous une fonction spécialisée (ALU, mémoire, circuit décodant les instructions etc.) Ces circuits sont fait à partir de circuits logiques dont le but est d exécuter des opérations sur des variables logiques (binaires) IFT25 3

Introduction Les circuits logiques sont élaborés à partir de composants électroniques transistors Types de circuits logiques: Combinatoires Séquentiels IFT25 4

Circuits combinatoires Support théorique algèbre de Boole Les fonctions de sortie s expriment selon des expressions logiques des seules variables d entrée Un circuit combinatoire est défini par une ou plusieurs fonctions logiques Entrées Circuit Combinatoire Sorties IFT25 5

Circuits séquentiels ou à mémoire Support théorique FSM (Finite State Machine) Les fonctions de sortie dépendent non seulement de l état des variables d entrée mais également de l état antérieur de certaines variables de sortie (propriétés de mémorisation) Entrées Sorties Partie Combinatoire Mémoires IFT25 6

Variables booléennes Un système binaire est un système qui ne peut exister que dans deux états autorisés. Diverses notations peuvent être utilisées pour représenter ces deux états : numérique : et logique : vrai et faux électronique : ON et OFF, haut et bas Une variable logique est une variable qui peut prendre deux états ou valeurs: vrai (V) ou faux (F) En faisant correspondre V avec le chiffre binaire et F, ce type de variable devient une variable booléenne ou binaire IFT25 7

Circuits combinatoires Le circuit combinatoire est défini lorsque son nombre d entrées, sont nombre de sorties ainsi que l état de chaque sortie en fonction des entrées ont été précisés Ces informations sont fournies grâce à une table de vérité La table de vérité d une fonction de n variables a 2 n lignes - états d entrée Algèbre de Boole et les fonctions logiques sont le support théorique des circuits combinatoires IFT25 8

Table de vérité i i 3 i 4 F (i, i 3, i 4 ) i i F (i, i )... i i i 2... i n F (i, i ) F (i, i 3, i 4 )... F m (i 9, i n )...... IFT25 9

Portes logiques En électronique les deux états d'une variable booléenne sont associés à deux niveaux de tension : V() et V() pour les états et respectivement. On distingue les logiques positive et négative selon que V() > V() ou V() < V() Niveau Haut Bas Logique positive Logique négative Toute fonction logique peut être réalisée à l aide d un nombre de fonctions logiques de base appelées portes Un circuit se représente par un logigramme IFT25

Porte OU Au moins deux entrées La sortie d'une fonction OU est dans l'état si au moins une de ses entrées est dans l'état A B Y = A + B IFT25

Porte ET Au moins deux entrées La sortie d'une fonction AND est dans l'état si et seulement si toutes ses entrées sont dans l'état A B Y = A B IFT25 2

Inverseur : porte NON Une seule entrée et une seule sortie La sortie d'une fonction NON prend l'état si et seulement si son entrée est dans l'état A Y = A IFT25 3

Porte NON ET Est constituée par un inverseur à la sortie d'une porte ET A B Y = A B IFT25 4

Portes NON OU Une négation à la sortie d'une porte OU constitue une fonction NON OU (NOR : NOT OR) A B Y = A + B IFT25 5

Porte OU-EXCLUSIF (XOR) Au moins deux entrées La sortie d'une fonction XOR est dans l'état si le nombre de ses entrées à est un nombre impair A B Y = A B IFT25 6

Réalisation des fonctions booléennes Toute fonction logique peut être réalisée à l aide des portes Réalisation d une fonction booléenne Écrire l équation de la fonction à partir de sa table de vérité Simplifier l équation Réaliser l équation à l aide des portes disponibles IFT25 7

Comment rendre une table de vérité en une fonction booléenne À partir de la table de vérité, nous pouvons avoir deux formes analytiques, dénommées formes canoniques somme canonique de produits (SOP) produit canonique de sommes (POS) IFT25 8

9 IFT25 Écritures canoniques (SOP) 3 variables, terme produit, qu on appelle minterme, égal au ET des variables qui composent cette combinaison 7 6 5 4 3 2 z y x P 7 P 6 P 5 P 4 P 3 P 2 P P

Écritures canoniques, SOP A B C F P 3 + P 5 + P 6 + P 7 Cette façon, très générale, d'écrire une fonction booléenne est appelée somme canonique de produits (SOP) F(A, B, C) = P 3 + P 5 + P 6 + P 7 F( A, B, C) = ABC + ABC + ABC + ABC =!(3,5,6,7) IFT25 2

2 IFT25 Écritures canoniques (POS) 3 variables, terme somme, qu on appelle maxterme, égal au OU des variables qui composent cette combinaison 7 6 5 4 3 2 _ X+Y+Z X+Y+Z X+Y+Z _ X+Y+Z X+Y+Z _ X+Y+Z _ X+Y+Z X+Y+Z Z Y X S 7 S 6 S 5 S 4 S 3 S 2 S S

Écritures canoniques, POS X Y Z F S S S 2 S 4 F(X, Y, Z) = S S S 2 S 4 F(X, Y, Z) = (X + Y + Z)( X +Y + Z)(X + Y + Z)(X + Y + Z) Cette écriture est appelée produit canonique de sommes (POS) IFT25 22

Écritures canoniques Écritures canoniques expriment une fonction booléenne à l aide des opérateurs logiques ET, OU, NON On peut réaliser une fonction à l aide des portes ET, OU, NON IFT25 23

Écritures canoniques d'une fonction logique ABC A B C F P 3 + P 5 + P 6 + P 7 IFT25 24

Écritures canoniques d'une fonction logique A+B+C A B C F S S S 2 S 4 IFT25 25

Relation d équivalence des circuits Soucis majeurs des concepteurs Réduire le nombre de portes nécessaires à la réalisation des systèmes Minimiser le coût en nombre de boîtiers La consommation électrique Minimiser la complexité Créer un système équivalent avec certains paramètres optimisés Recherche d équivalence Utiliser les lois et théorèmes de l algèbre de Boole IFT25 26

Résumé des identités booléennes de base OU (Dualité) ET (Dualité) Distributivité (A + B) + C = A + (B + C) = A + B + C A + B = B + A A + A = A A + = A A + = (A B) C = A (B C) = A B C A B = B A A A = A A = A A = A (B + C) = (A B) + (A C) A + (B C) = (A + B) (A + C) IFT25 27

28 IFT25 Résumé des identités booléennes OU exclusif De Morgan A + (A B) = A A (A + B) = A Loi d absorption NON A A = A + A =............ = + + + + + + = C B A C B A C B A C B A B A B A B A B A B A B A B A B A B A A B B A B A B A B A B A + =! + + =! + =! + =! + =! ) ( ) ( ) ( ) ( ) ( ) ( ) ( ) ( A A =

29 IFT25 Relation d équivalence des circuits La manipulation algébrique C B A B A C B A C B A B A C B A B A C C B A C B A C B A C B A C B A F!! =! +! = = + + + = = + + + = ) ( ) ( ) ( ) ( ),, (

Relation d équivalence des circuits Deux fonctions logiques sont équivalentes si, et seulement si, les valeurs de leurs sorties sont les mêmes pour toutes les configurations identiques de leurs variables d entrée Examen des tables de vérité respectives IFT25 3

Circuits combinatoires Toute fonction booléenne d'un nombre quelconque de variables peut s'écrire avec les trois fonctions de base ET, OU et NON L ensemble { ET, OU, NON } est complet A B C F IFT25 3

Ensemble { NON-ET (NAND) } { NON-ET (NAND) } est complet et minimal Les portes NON, OU et ET peuvent être obtenues à partir de portes NON-ET IFT25 32

Ensemble { NON-OU (NOR) } { NON-OU (NOR) } est complet et minimal Les portes NON, OU et ET peuvent être obtenues à partir de portes NON-OU IFT25 33

Analyse de circuit logique Trouver sa fonction logique Principe Donner l'expression des sorties de chaque porte/composant en fonction des valeurs de ses entrées En déduire au final la (ou les) fonction(s) logique(s) du circuit On peut ensuite Déterminer la table de vérité du circuit Simplifier la fonction logique IFT25 34

Analyse de circuit logique 3 entrées, sortie Composé uniquement de portes logiques OU, ET et NON A partir de son logigramme f ( a, b, c) = ( a + b) ( b c) IFT25 35

36 IFT25 Analyse de circuit logique f c b a ) ( ) ( ),, ( c b b a c b a f + =

Synthèse d'un circuit logique A partir d'une fonction logique trouver le logigramme correspondant à cette fonction Principe Simplifier la fonction logique avec 2 méthodes La méthode algébrique (algèbre de Boole) La méthode des tableaux de Karnaugh En déduire le logigramme correspondant IFT25 37

Simplification d expression booléenne La méthode algébrique (algèbre de Boole) La méthode des tableaux de Karnaugh SOP, POS Fonction Majorité F(A, B, C) = ABC + ABC + ABC + ABC = (3, 5, 6, 7) A B C F IFT25 38

La méthode des tableaux de Karnaugh Méthode graphiques de simplification Le diagramme de Karnaugh d une fonction logique est une transformation graphique de la table de vérité qui permet la visualisation de tous les mintermes IFT25 39

Diagramme de Karnaugh Minterme est représenté par une case dans le diagramme de Karnaugh Les cases sont placées d une façon telle que les mintermes qui ne diffèrent que par l état d une seule variable ont une frontière commune sur une ligne ou sur une colonne, ou bien se trouvent aux extrémités d une ligne ou d une colonne A B C F F(A, B, C) = ABC + ABC + ABC + ABC = (3, 5, 6, 7) C AB IFT25 4

Méthode de Karnaugh. Transposition du tableau de vérité dans un tableau de Karnaugh ; 2. Réalisation des groupements de, 2, 4, 8 termes (une puissance de 2); 3. Minimisation des groupements (maximisation des termes dans un groupement) ; si groupement d'un terme, alors on ne fait rien ; on élimine les variables qui changent d'état et on conserve le produit des variables qui n'ont pas changé d'état dans le groupement; 4. L'expression logique finale est la réunion des groupements après élimination des variables IFT25 4

Méthode de Karnaugh Réalisation des groupements de, 2, 4, 8 termes (une puissance de 2) Minimisation des groupements maximisation des termes dans un groupement A B C F C AB IFT25 42

Méthode de Karnaugh On élimine les variables qui changent d'état et on conserve le produit des variables qui n'ont pas changé d'état dans le groupement B A A B C F AB C F = AB + BC + AC IFT25 43

Groupement minimal et non minimal IFT25 44

Fonctions booléennes incomplètement spécifiées Il existe des fonctions booléennes pour lesquelles il n'y a pas de valeurs associées à certains termes produits Ceux-ci ne sont jamais "sélectionnés" et la valeur qui leur est associée peut être indifféremment ou. On note «d» (don't care) L'afficheur 7 segments est un exemple particulier de fonction booléenne incomplètement spécifiée. IFT25 45

L'afficheur 7 segments On veut afficher les chiffres décimaux à l'aide de 7 segments, notés de a à g, qui peuvent être à (éteint) ou (allumé). Le codage des chiffres décimaux nécessite 4 bits, que l'on peut noter e 3 à e. e 3 e 2 e e IFT25 46

47 IFT25 L'afficheur 7 segments d d d d d d d 5 d d d d d d d 4 d d d d d d d 3 d d d d d d d 2 d d d d d d d d d d d d d d 9 8 7 6 5 4 3 2 g f e d c b a e e e2 e3 e 3 e 2 e e

Tableau de Karnaugh et D(on t care) Lorsqu une variable peut être indifféremment un ou un symbolisé par un d («don t care»), il peut y avoir plus d un groupement minimal IFT25 48

Synthèse d un circuit logique. Identifier les entrées et les sorties (IN / OUT) du circuit. 2. Construire la table (les tables) de vérité. 3. Identifier chaque fonction à partir de la table de vérité. 4. Simplifier chaque fonction. 5. Dessiner le schéma du circuit. IFT25 49

Exemple Établissez la table de vérité d un additionneur combinatoire de deux bits. Le circuit doit avoir quatre entrées, dont les deux bits du premier opérande et les deux bits du deuxième opérande. Il doit avoir trois sorties, deux bits qui expriment la somme et le bit de la retenue. Réalisez le circuit à l aide des portes OU, ET et NON. IFT25 5

Conception d un circuit logique Additionneur combinatoire de deux bits. Identifier les entrées et les sorties (IN / OUT) du circuit 4 entrées (2 bits du premier opérande et 2 bits du deuxième opérande) A, B, C, D 3 sorties (2 bits - la somme et bit - la retenue) S, S2, R IFT25 5

52 IFT25 Table de vérité R S 2 D C S B A Additionneur combinatoire de 2 bits Construire la table (les tables) de vérité.

Tableaux de Karnaugh Simplifier chaque fonction: S= (2,3,5,6,8,9,2,5) S = ABCD + ABCD + ACD + ACD + ABC + ABC AB CD IFT25 53

Tableaux de Karnaugh Simplifier chaque fonction: S2= (,3,4,6,9,,2,4) S 2 = BD + BD AB CD IFT25 54

Tableaux de Karnaugh Simplifier chaque fonction: R= (7,,,3,4,5) R = AC + BCD + ABD AB CD IFT25 55

Conception d un circuit logique Additionneur combinatoire de deux bits 5. Dessiner le schéma du circuit S = ABCD + ABCD + ACD + ACD + ABC + ABC S 2 = BD + BD R = AC + BCD + ABD IFT25 56

Circuits intégrés logiques Un circuit contenant les portes intégrées par divers procédés technologiques sur une petite plaquette de silicium Cette puce de silicium est enfermée dans un boîtier Sur les côtés sont disposées des broches (ou pattes) Assurer les connexions électriques des circuits logiques internes IFT25 57

Circuits intégrés logiques 4 familles des circuits intégrés logiques (selon la densité d intégration) SSI (Small Scale Integration) Circuits à faible intégration groupant de à portes/circuit MSI (Medium Scale Integration) Circuits à moyenne intégration groupant de à portes/circuit IFT25 58

Circuits intégrés logiques LSI (Large Scale Integration) Circuits à haute intégration groupant de à portes/circuit VLSI (Very Large Scale Integration) Circuits à très haute intégration groupant plus de portes/circuit Mémoires, microprocesseurs Intel Pentium > 3 transistors IFT25 59

Circuits intégrés logiques Principaux circuits MSI combinatoires Multiplexeur Démultiplexeur Encodeur Décodeur Les circuits de traitement ou de calcul Un circuit de décalage Additionneur Unité arithmétique et logique IFT25 6

Multiplexeur Le multiplexeur est un circuit combinatoire Sélecteur qui possède 2 n entrées d information, n entrées de commande et une seule sortie. Son rôle consiste à sélectionner, à l aide de signaux de commande, une des entrées et à la lier à la sortie. a b Z K K K 2 K 3 IFT25 6

Multiplexeur A B C F Le multiplexeur peut générer une fonction booléenne si on utilise ses entrées de contrôle pour sélectionner (une à la fois) les 8 données d entrée c Fonction Majorité C F A B IFT25 62

entrée, X sorties Démultiplexeur Selon une adresse (n bits), une des X sorties prend la valeur de l'entrée IFT25 63

Encodeur Active un code selon l'une des X entrées actives 2 n (en général) entrées, entrée active (valeur ), les autres sont toutes désactivées (valeur ) Code en sortie : sur n bits Encodeur sur 3 bits IFT25 64

Décodeur Active une des X sorties selon un code Code : sur n bits Nombre de sorties : 2 n (en général) IFT25 65

Fonction Majorité Décodeur IFT25 66

Les circuits de traitement ou de calcul Circuits MSI utilisés couramment dans les unités de calcul Décaleur Additionneur Unité arithmétique et logique IFT25 67

Décaleur Un décaleur est formé de (n+) entrées D,..., D n, C et de n sorties S,..., S n et opère un décalage de bit sur les entrées D,..., D n Si C=, il s'agit d'un décalage à droite et si C=, d'un décalage à gauche C D3 D2 D D C IFT25 S3 S2 S S 68

Additionneur Pour réaliser des additions binaire de 2 nombres A et B de n bits on décompose un circuit en deux parties Un circuit correspondant à l addition des bits de poids faible a et b (il n y a pas de retenue propagée à prendre en compte) Un circuit correspondant à l addition des bits de poids supérieur a i et b i (prendre en compte la retenue r i- propagée depuis le rang i- inférieur) IFT25 69

Additionneur Additionneur bit pour les bits de poids faible a et b a b Som R Som = a b R = a b IFT25 7

Additionneur Le circuit logique associé est donc constitué de deux portes, un OU exclusif pour le résultat et un ET pour la retenue: Comme ce circuit ne tient pas compte d une retenue propagée depuis le rang inférieur Est qualifié de demi-additionneur S = A B R = AB IFT25 7

Additionneur Additionneur bit pour les bits de poids fort Afin de permettre une liaison de plusieurs additionneurs en série, un additionneur doit avoir une retenue en entrée Re en plus de la retenue en sortie Rs: A B R e S Additionneur complet R s IFT25 72

Additionneur complet n bits L additionneur n bits est obtenu en chaînant entre eux un demi-additionneur et n- additionneurs bit complets Le chaînage s effectue par le biais des retenues propagées a 3 b 3 a 2 b 2 a b a b r 3 r 2 r r Additionneur 4 bits s 3 s 2 s s IFT25 73

Indicateur de carry Additionneur Lors d une opération arithmétique effectuée sur des nombres de n bits un n+e bit, un bit de carry peut être généré Ce bit de carry mémorisé par l indicateur C du registre d état du processeur, PSW, correspond au niveau de l additionneur n bits, à une retenue rn- égale à pour l additionneur complet bit IFT25 74

Additionneur Indicateur de carry pour l additionneur 4 bits Registre d état a 3 b 3 a 2 b 2 a b a b C r 3 r 2 r r s 3 s 2 s s IFT25 75

Additionneur Indicateur d overflow Lors d une opération arithmétique mettant en jeu des nombres de n bits et de même signe, le résultat peut être en dehors de l intervalle des nombres représentables sur n bits par la convention choisie pour la représentation de ces nombres signés IFT25 76

Indicateur d overflow Dépassement de capacité ne peut se produire que lors de l addition de 2 nombres de même signe Cas : 2 nombres positifs => a n- = b n- = Overflow s n- = On a: a n- = b n- = => a n- + b n- = => r n- = => s n- ne peut pas être égal à que si r n-2 = => r n-2 r n- Cas 2: 2 nombres négatifs => a n- = b n- = Overflow s n- = On a: a n- = b n- = => r n- = => s n- ne peut pas être égal à que si r n-2 = => r n-2 r n- IFT25 77

Indicateur d overflow Dépassement de capacité ne peut se produire que lors de l addition de 2 nombres de même signe 2 nombres sont de signes différents => a n- b n- => a n- + b n- = r n-2 = => s n- = et r n- = r n-2 = => s n- = et r n- = On note que r n-2 = r n- IFT25 78

Conclusion Indicateur d overflow Overflow peut être détécté en effectuant un test de comparaison entre r n-2 et r n- Overflow <=> r n-2 r n- Registre d état O = r n-2 r n- a 3 b 3 a 2 b 2 a b a b C r 3 r 2 r r O s 3 s 2 s s IFT25 79

Unité arithmétique et logique UAL (Unité Arithmétique et Logique) à un bit qui réalise ET, OU, NON, SOMME F F IFT25 8

Caractéristiques électriques et temporelles L ordre d apparition des variables - important Changement de valeur ( ou ) Idéalement : instantané En pratique : prend un certain temps, délai de montée ( ) et de descente ( ) Passage d'un signal au travers d'une porte Idéalement : instantané En pratique : prend un certain temps Délai de propagation IFT25 8

Contraintes temporelles des circuits Un circuit est formé de plusieurs portes Chemin critique : chemin le «plus long» pour la propagation des signaux à travers le circuit Détermine le temps total de propagation des signaux à travers tout le circuit Temps minimal à attendre pour avoir une sortie valide Intuitivement : chemin passant par le plus grand nombre de portes Mais dépend aussi du temps de propagation de chaque type de porte IFT25 82

Horloge À cause de tous les délais (montée, descente, propagation) un signal n'est pas dans un état valide en permanence Idée : on ne lit ses valeurs qu à des instants précis et à des intervalles réguliers Instants donnés par une horloge Horloge Système logique qui émet régulièrement une suite d impulsions calibrées L intervalle de temps entre 2 impulsions représente le temps de cycle ou la période de l horloge IFT25 83

Signal périodique un demi période à, l'autre à Début d'une nouvelle période : instant t i Exemple Instant t : E =, S = Instant t2 : E =, S = CLK = Clock = signal d'horloge Horloge IFT25 84

Circuits logiques à mémoire Circuits séquentiels ou à mémoire (FSM) Les fonctions de sortie dépendent non seulement de l état des variables d entrée mais également de l état antérieur de certaines variables de sortie (propriétés de mémorisation) Entrées Sorties Partie Combinatoire Mémoires IFT25 85

Circuits séquentiels Circuits combinatoires Les sorties ne dépendent que des valeurs des entrées Circuits séquentiels Ajout des notions d'état et de mémoire Ajout de la notion de temps (horloge) IFT25 86

Circuits séquentiels Les valeurs de sorties du circuit dépendent Des valeurs en entrée De valeurs calculées précédemment De l'état dans lequel on se trouve Théories utilisées pour étudier/spécifier les différents types de circuits Circuits combinatoires : algèbre de Boole Circuits séquentiels : théorie des automates finis IFT25 87

Principe de fonctionnement Particularité de ce circuits La sortie S du circuit est réinjectée à l entrée du circuit Rétroaction L état de sortie du circuit influencé par l état antérieur X2 X S F S IFT25 88

Principe de fonctionnement La table de vérité X X2 S F X X2 S F S S S L état pour lequel X= et X2= correspond à l état de mémorisation du circuit séquentiel IFT25 89

Bascules Bistable : 2 états stables dans le temps Principe général d'une bistable : 2 portes NON (inverseurs) en opposition Bascule : composant qui met en oeuvre une bistable Possibilité de passer d'un état à l'autre, de changer l'état mémorisé Plusieurs façons de gérer et changer l'état Plusieurs types de bascules : RS, D, JK... IFT25 9

Bascules 3 types de bascules Détermination du temps suivant (passage de t à t + ) selon le type de bascule Asynchrone Quand les entrées changent et la sortie est recalculée Synchrone sur niveau Quand le niveau ( en général, mais aussi) est atteint Synchrone sur front Au moment du passage de a ou de a selon le type de front utilise par la bascule IFT25 9

Bascule RS Entrées/sorties 2 entrées : R et S ; R = reset : remise à de Q; S = set : mise à de Q sortie: Q qui correspond à l'état stocké Principe : la valeur de Q à t+ dépend de R, S et de la valeur de Q à t Q t R S Q t+ X X S= et R= : Q garde sa valeur, maintien S= et R= : Q mis à S= et R= : Q mis à S= et R= : Q indéterminé S= et R= : Q garde sa valeur, maintien S= et R= : Q mis à S= et R= : Q mis à S= et R= : Q indéterminé Q Q IFT25 92

Bascule RS Logigramme de la bascule RS, avec des portes NOR Q S Q Q R Q IFT25 93

Bascule JK Bascule JK sur front d horloge Possède 2 entrées de données J et K Fonctionnalité identique à la bascule RS à la différence près que l état J=, K= est autorisé J=, K = => inversion de l état de la bascule K Clk J IFT25 94

Bascule D sur front d horloge In Out La sortie recopie l entrée à chaque flanc montant de CLK IFT25 95

Circuits séquentiels En réunissant plusieurs bascules sur un même signal d'horloge, on peut fabriquer un circuit qui constitue un registre, d'où la possibilité de construire des mémoires registre 8 bits IFT25 96

Registres Un registre est un dispositif qui permet de mémoriser une information et de la restituer autant de fois que désiré. Tout registre comporte un mécanisme de remise à zéro (RAZ), qui met tous les registres élémentaires qui le compose à zéro simultanément IFT25 97

Registres Notons qu'on ne retrouve pas seulement des registres dans la mémoire centrale, mais aussi dans les autres composantes de l'ordinateur comme l'unité centrale de traitement (CPU), dans les unités d'entrées/sorties, etc. Les registres sont utilisés bien différemment que la mémoire principale. IFT25 98

Classical FSM Model IFT25 99

Automate fini Un automate fini possède un nombre fini d'états Il est caractérisé, pour un couple d'instants (t, t+), par Sa réponse S Son entrée E Son état Q IFT25

Synthèse d un circuit séquentiel Pour réaliser la synthèse d un circuit séquentiel il faut :. Déterminer le graphe des états (diagramme de transitions) 2. Déterminer le nombre de bascules 3. Construire la table d états 4. Réaliser les circuits combinatoires associés aux entrées des bascules et aux sorties IFT25

Synthèse d un circuit séquentiel Nous allons tenter de réaliser la synthèse d une mémoire binaire qui stocke bit entrée, sortie Vue externe Mémoire bit IFT25 2

Synthèse d un circuit séquentiel Diagrammes d'états ou de transitions État : ce qu il faut mémoriser de l histoire du passé, c-à-d jusqu à l instant t+, pour pouvoir déterminer les sorties présentes S(t) 2 états : état - on mémorise la valeur ; état - on mémorise la valeur Etat Etats Etat IFT25 3

Synthèse d un circuit séquentiel Diagrammes d'états ou de transitions Après avoir défini les états, il faut compléter le graphe par les transitions du systèmes Une fonction de transition définit l évolution d un automate sous l effet d un stimulus externe Entrées/sorties Etat Transition Etats Etat IFT25 4

Synthèse d un circuit séquentiel Diagrammes d'états ou de transitions q= q= / IFT25 5

Synthèse d un circuit séquentiel Table d états Le nombre de bascules Q(t) E(t) Encoder 2 états bit Q: Q/ Q/ bascule Q: Q/ Q/ IFT25 6

Synthèse d un circuit séquentiel Table de vérité Q(t) E Q(t+) S E(t) Q(t) Q: Q/ Q/ Q: Q/ Q/ E D Q S Q(t+) = Q(t)E + Q(t)E = E S = Q(t)E + Q(t)E = Q(t) Clk Q IFT25 7

Circuits séquentiels Exemple Compteur modulo 4 Diagramme de transitions d états entrée: RESET 2 sorties: q q IFT25 8

Circuits séquentiels Table d états 4 états (2 bits pour encoder en binaire) Choisir arbitrairement l encodage: A:, B:; C:; D: IFT25 9

Circuits séquentiels Table de vérité IFT25

Logigramme Circuits séquentiels IFT25

Circuits séquentiels Exemple Détecteur de séquence Automate qui met une sortie à lorsque exactement deux de ses trois entrées (-bit série) sont à Une séquence d entrée produira Diagramme de transitions d états entrée: X sortie: Z IFT25 2

Table d états Circuits séquentiels 7 états (3 bits pour encoder en binaire) Choisir arbitrairement l encodage: A:, B:; C:; D:; E:; F:; G:; IFT25 3

Circuits séquentiels Table de vérité IFT25 4