Tables de fonctionnement des différentes bascules : Bascule C. Bascule A. Bascule B. Equations logiques des différentes entrées : Q B Q A Q C Q Q

Documents pareils
FONCTION COMPTAGE BINAIRE ET DIVISION DE FRÉQUENCE

Manipulations du laboratoire

VIII- Circuits séquentiels. Mémoires

IFT1215 Introduction aux systèmes informatiques

Bien commencer avec un LaunchPad MSP430G et un Breadboard

SUR MODULE CAMÉRA C38A (OV7620)

Les fonctions logiques

GPA770 Microélectronique appliquée Exercices série A

I- Définitions des signaux.

CONVERTISSEURS NA ET AN

TD Architecture des ordinateurs. Jean-Luc Dekeyser

ProCod. Manuel d utilisation. Software de programmation pour codeurs absolus TWK modèles CRF et DAF CRF DF 08 / 10

Notice d'utilisation Afficheur multifonctions et système d'évaluation FX 360. Mode/Enter

Architecture des ordinateurs TD1 - Portes logiques et premiers circuits

Centrales de mesures. CENTRALES DE MESURES Nemo. A.6 Guide de choix. A.14 4 Modules. A.20 Encastré 72x72. A.24 Encastré 96x96. A.

Conversion d un entier. Méthode par soustraction

ELP 304 : Électronique Numérique. Cours 1 Introduction

QUESTION 1 {2 points}

Le multiplexage. Sommaire

CONFIGURATION ET UTILISATION

Modules d automatismes simples

MICROCONTROLEURS PIC PROGRAMMATION EN C. V. Chollet - cours-pic-13b - 09/12/2012 Page 1 sur 44

CONFIGURATION DE L AUTOMATE SIEMENS

Lecteur de carte à puce LCPM1 SOMMAIRE

SIN-FPGA DESCRIPTION PAR SCHEMA

2-2. Dimensions externes 113±0.2 P P R±??? 3. FONCTIONS ET TERMINOLOGIE. Sortie prédéfinie. Sortie arrêt du vérin. Type de sortie prédéfinie

Sciences et Technologies de l Industrie et du Développement Durable ENERGIE THERMIQUE ENERGIE THERMIQUE

NPIH800 GENERATION & RESEAUX. PROTECTION de COURANT TERRE

Les liaisons SPI et I2C

Codage d information. Codage d information : -Définition-

Représentation d un entier en base b

Transmissions série et parallèle

Proteus Design Suite V7 Instruments virtuels

ARDUINO DOSSIER RESSOURCE POUR LA CLASSE

! analyse du fonctionnement

Atelier C TIA Portal CTIA04 : Programmation des automates S7-300 Opérations numériques

Le Millenium 3 pour les nuls!! Phase 2 : Les blocs fonction

NOTICE SIMPLIFIEE ER-A280F. I Initialisation avec Remise à Zéro de la caisse : ENTER PASSWORD ER-A280V. Ver1.02

Notice ARES Version 5.20 Française

Conception Systèmes numériques VHDL et synthèse automatique des circuits

Utilisation du logiciel ImageJ gratuit

Fiche technique CPU 314SC/DPM (314-6CG13)

Concevoir son microprocesseur

ÉTUDE D UN SYSTÈME ET/OU D UN PROCESSUS INDUSTRIEL OU TECHNIQUE : ÉLÉMENTS DE CORRIGÉ. Partie A : alimentation HTA

Architecture de la Gestion du Technique du Bâtiment.

Système binaire. Algèbre booléenne

Série D65/D75/D72 Afficheurs digitaux modulaires

ACS-30-EU-PCM2-x-32A Régulation et surveillance du traçage électrique des bâtiments commerciaux et résidentiels pour divers domaines d application

MANUEL D UTILISATION TERMINAL PHL 2700

Notice d installation de la Centrale VIGIK DGM1

DU BINAIRE AU MICROPROCESSEUR - D ANGELIS CIRCUITS CONFIGURABLES NOTION DE PROGRAMMATION

Acquisition et conditionnement de l information Les capteurs

VMT Mod : Ventilation modulée pour le tertiaire

Les portes logiques. Voici les symboles des trois fonctions de base. Portes AND. Portes OR. Porte NOT

Manuel d aide à la pose

Indicateur de position PI-D2100 Guide de l utilisateur

CENTRAL TELEPHONIQUE ANALOGIQUE 3 LIGNES 12 POSTES autocommutateur téléphone SELECTEUR FAX TELEPHONE. Ref 3L12PF = VIP312

CODAGE DES SMS. 2 Commandes «AT» 25 3 Matériels utilisés 55 4 Interfacer un téléphone GSM 73 5 Réalisations électroniques 101

TP: Représentation des signaux binaires. 1 Simulation d un message binaire - Codage en ligne

Conception et réalisation d'une pédale MIDI

Université de La Rochelle. Réseaux TD n 6

Chapitre 4 : Les mémoires

1. PRESENTATION DU PROJET

Logique séquentielle

Recueil d'exercices de logique séquentielle

Logique binaire. Aujourd'hui, l'algèbre de Boole trouve de nombreuses applications en informatique et dans la conception des circuits électroniques.

Fiche technique CPU 315SN/PN (315-4PN33)

Informatique Générale

TP Modulation Démodulation BPSK

SYSTEME DE TELESURVEILLANCE VIDEO

MEMOIRES MAGNETIQUES A DISQUES RIGIDES

Auto formation à Zelio logic

EPREUVE OPTIONNELLE d INFORMATIQUE CORRIGE

TABLE DES MATIÈRES 1. DÉMARRER ISIS 2 2. SAISIE D UN SCHÉMA 3 & ' " ( ) '*+ ", ##) # " -. /0 " 1 2 " 3. SIMULATION 7 " - 4.

Conception Systèmes numériques VHDL et synthèse automatique des circuits

Alcatel OmniPCX Enterprise TSC-IP V1 (4098RE)

AMICUS 18 (2ème partie) 4) Présentation du logiciel Amicus IDE

Electronique Numérique

Encoder Encoder 1 sur 15. Codification fil par étage 15 étages max. + 2 flèches + signal de mouvement. Raccordements 0.1 mm²...

RESUME DE COURS ET CAHIER D'EXERCICES

TP - Alarme de voiture / Approche fonctionnelle

AGREGATION DE LIENS ENTRE UNE APPLIANCE FAST360 ET UN COMMUTATEUR. Table des matières PRINCIPES DE L'AGREGATION DE LIENS... 2

UNIVERSITY OF MALTA FACULTY OF ARTS. French as Main Area in an ordinary Bachelor s Degree

NON URGENTE TEMPORAIRE DEFINITIVE. OBJET : INSTALLATION ET EXPLOITATION DU LOGICIEL OmniPCX Enterprise PC INSTALLER V3.4 SOMMAIRE

Relais d'arrêt d'urgence, protecteurs mobiles

La norme Midi et JavaSound

Algèbre binaire et Circuits logiques ( )

Conception de circuits numériques et architecture des ordinateurs

CENTRALE D ALARME SANS FILS

Esterel The french touch star touch esterel advance

MANUEL D INSTRUCTION

T500 DUAlTACH. JAQUET T500 DualTach Instrument de mesure et de surveillance équipé de 2 entrées fréquence TACHYMETRE 2 CANAUX

NOTE TECHNIQUE RELATIVE A L INGENIERIE DES NRO DU RESEAU THD SEINE

COACH-II Manuel d utilisation

DM 1 : Montre Autoquartz ETA

Expérience 3 Formats de signalisation binaire

AMBUS IS Collecteur d impulsions M-Bus

Introduction à l architecture des ordinateurs. Adrien Lebre Décembre 2007

Master d'informatique 1ère année Réseaux et protocoles. Couche physique

Transcription:

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice : En utilisant des bascules de type KH, réaliser un décompteur synchrone modulo Table de décomptage : Etat n Etat n N deh C B A C B A 5 Tables de fonctionnement des différentes bascules : B A B A B A C C C Bascule A Bascule B Bascule C Equations logiques des différentes entrées : B A B A B A C C C A = B = C = C B A C B A C B A K A = K B = K C = Schéma logique : H K A H K B H K C

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice : Réaliser un compteur synchrone avec des bascules D à front montant dont les entrées asynchrones S (Set) et R (Reset) sont activées au niveau bas qui effectue le cycle suivant : 5 Prévoir une entrée d initialisation à «asynchrone» par un bouton poussoir INIT. Table de comptage : Table de transition Etat n Etat n de la bascule D N deh C B A C B A D ε δ μ 5 μ Tables de fonctionnement des différentes bascules : B A B A B A C C C Bascule A Bascule B Bascule C Equations logiques des différentes entrées : B A B A B A C C C D A = D B = D C = Schéma logique : D H A D H B D H C

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice Soit le circuit suivant : uel est le mode de fonctionnement de chaque bascule?. uel est le mode de fonctionnement du circuit?.. Déterminer les équations des différentes bascules et compléter le tableau d analyse suivant (initialement A = B = C = ) puis déduire le cycle réalisé par le circuit : A = Vcc U:A KA = HC U:A U:B U:A B = KB = U:A(CLK) INITI CLK K S A R 5 CLK K S B R CLK K S C R 5 C = KC = Vcc R k Horloge C B A C = KC = C = KC = C = KC = C = KC = C = KC = B = KB = B = KB = B = KB = B = KB = B = KB = A = KA = A = KA = A = KA = A = KA = A = KA = Cycle réalisé: -...

Laboratoire génie électrique Stech Série d exercices N compteurs Page / FICHES TECHNIUES DE UELUES CIRCUITS INTEGRES Compteur binaire asynchrone bits - R() R() R = R() R() R = DIV A DIV B C D DIV A DIV 5 B C D Boîtier DIL V CC 5 GND Boîtier DIL V CC GND Le fonctionnement de ces deux compteurs est identique seul le brochage est différent Le Schéma interne du compteur est comme suit A B C D R() R() N.B Les entrées et K sont à l état logique une fois que le circuit est alimenté Compteur binaire asynchrone bits R() R() R = DIV A DIV B Z C DIV D Le Schéma interne du compteur est comme suit A B C D R() R() N.B Les entrées et K sont à l état logique une fois que le circuit est alimenté

Laboratoire génie électrique Stech Série d exercices N compteurs Page 5 / Compteur asynchrone bits - Le fonctionnement de ces deux compteurs est identique seul le brochage est différent R() R() R = R() R() R = R() R() Z R() R() Z DIV A = DIV 5 B = C D Boîtier DIL V CC 5 GND DIV A = = DIV 5 Boîtier DIL V CC GND 5 B C D Le Schéma interne du compteur est comme suit A B C D Preset S Preset R Clear R() R() R() R() N.B Les entrées et K sont à l état logique une fois que le circuit est alimenté Tables de fonctionnement communes aux deux compteurs - Pour Comptage BCD,relier la sortie A à l entrée Sortie D C B A 5 Compte Pour Comptage biquinaire (5-) relier la sortie D à l entrée Sortie A D C B 5 Compte Table de fonctionnement des «Resets» Entrées Reset Sorties R () R () R () R () D C B A X X X X X X Compte X X Compte X X Compte X X Compte N.B X : uelque soit le niveau logique ou

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Compteur décompteur BCD synchrone LOAD EN () G R DIV D/U (5) ()MAX/MIN M [DOWN] (=)Z M [UP] (=)Z CLK (),- /, () RCO G,, LOAD () C5 E N T R E E S A B C D CLK D / U A B C D (5) 5D () () () [] [] [] [] - () () A B () C () D S O R T I E S EN A B C D MAX/MIN RCO Compte Bloqué Décompte LOAD Compteur décompteur binaire synchrone bits avec horloges et RAZ Entrée de chargement Mot binaire à charger

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Compteur décompteur BCD 5 CP R DIV 5 MR = U/D M CE 5 G PL C CP 5 C, / C, TC CE U/D MR PL P P D () P P () P P () P P () TC 5 5 Compteur décompteur binaire synchrone bits Programmable C agit sur D et permet de faire un chargement sur front d horloge lorsque M est active. Compteur prépositionnable ALS (chargement synchrone) Remarque : Le fonctionnement de la remise à zéro peut être aussi quelque fois synchrone.

Laboratoire génie électrique Stech Série d exercices N compteurs Page /,, LSA, LSA, S DECADE COUNTERS Typical clear, preset, count, and inhibit sequences Illustrated below is the following sequence: () Clear outputs to zero ( and LSA are asynchronous;, LSA and S are synchronous) () Preset to BCD seven () Count to eight, nine, zero, one, tow, and three () Inhibit CLR () LOAD () ENT () ENP () CLK () LSA RDIV = M = M G G C5/,, (5) RCO A () B () C (5) D (),5D [] [] [] [] () A () B () C () D CLR () LOAD () ENT () ENP () CLK () LSA, S RDIV 5 = M = M G G C5/,, (5) RCO A () B () C (5) D (),5D [] [] [] [] () A () B () C () D LSA CLR () LOAD () ENT () ENP () CLK () RDIV = M = 5 M G G C5/,, (5) RCO A () B () C (5) D (),5D [] [] [] [] () A () B () C () D CLR () LOAD () ENT () ENP () CLK () LSA, S RDIV 5 = M = 5 M G G C5/,, (5) RCO () Clear outputs to zero () Reset to binary twelve () Count to thirteen, fourteen, fifteen, zero, one and two () Inhibit A () B () C (5) D (),5D [] [] [] [] () A () B () C () D

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Fiche technique du compteur X : Etat indifférent H : logique L : logique BIN : Mode de comptage binaire DEC : Mode de comptage décimal

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice (Compteurs asynchrones en Circuits intégré) (voir dossier technique du CI ) Compléter les deux schémas de câblage afin de réaliser un compteur modulo en indiquant chaque fois le bit de faible poids par (LSB) et le bit de fort poids par (MSB). a - ère solution : Le signal d horloge est appliqué à l entrée CLKA: R() R() R = DIV A DIV B C D b - ème solution : Le signal d horloge est appliqué à l entrée CLKB: R() R() R = DIV A DIV B C D Exercice 5 (Compteurs asynchrones en Circuits intégré) (voir dossier technique du CI ) ) uel est le comptage réalisé par ce circuit. R() R() R() R() R = Z DIV A = DIV 5 B C = D

Laboratoire génie électrique Stech Série d exercices N compteurs Page / ) Réaliser un compteur modulo avec le CI R() R() R() R() R = Z DIV A = DIV 5 B C = D ) Soit le circuit suivant réalisé avec le CI compléter les chronogrammes H R() R() R() R() R = Z A B t t DIV A = DIV 5 B C = D C D t t t ) uel est le comptage réalisé par ce circuit : H R() R() R() R() R = Z DIV A = DIV 5 B C = D R() R() R() R() R = Z DIV A = DIV 5 B C = D 5) Donner le schéma d un compteur qui réalise ------- avec le CI «B est le L.S.B, A est le M.S.B» R() R() R() R() R = Z DIV A = DIV 5 B C = D

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice (Circuit intégré ) - Compléter le schéma structurel ci-dessous pour avoir un compteur modulo, prévoir un bouton Init Donner l équation de CLR en fonction des sorties des compteurs et le bouton Init CLR =. Vers décodeur Vers décodeur CLR R = CLR R = 5 DIV A DIV A Vcc Init DIV5 B C D Dizaine DIV5 Unité 5 B C D R (Horloge) Exercice En utilisant le circuit intégré 5(voir dossier technique) réaliser un compteur modulo.prévoir un bouton d initialisation. «état initial». MR U/D CE 5 PL C 5 R DIV = M G C C, / C, TC P P P P D () () () () Exercice En utilisant le circuit intégré 5(voir dossier technique) réaliser un décompteur modulo. Prévoir un bouton d initialisation à MR U/D CE PL CP 5 5 R DIV 5 = M G C C, / C, TC P P P P D () () () ()

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice En utilisant C.I. 5 réaliser un compteur qui compte de à. Prévoir un bouton d initialisation à (cascade synchrone) puis cascade asynchrone. MR U/D CE 5 PL CP 5 R DIV 5 = M G C C, / C, TC MR U/D CE 5 PL CP 5 R DIV 5 = M G C C, / C, TC Cascade synchrone P D () P D () P () P () P () P () P () P () Unité Dizaine MR U/D CE 5 PL CP 5 R DIV 5 = M G C C, / C, TC MR U/D CE 5 PL CP 5 R DIV 5 = M G C C, / C, TC Cascade asynchrone P D () P D () P () P () P () P () P () P () Exercice Unité Dizaine a- Réaliser un décompteur modulo avec le CI (Voir dossier technique). Prévoir une entrée d initialisation à.

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Unité b- Réaliser un compteur qui compte de à avec les CI.Prévoir une entrée d initialisation à (cascade asynchrone) Circuit I Circuit II c- Réaliser un décompteur modulo avec les CI.Prévoir une entrée d initialisation.(cascade asynchrone) Circuit I Circuit II Exercice : Compléter le schéma de câblage d un compteur modulo en utilisant circuits (voir dossier technique) montés en cascade asynchrone et des portes NAND. Prévoir un bouton «Raz». EN D/U CLK LOAD G R DIV MAX/MIN M [DOWN] (=)Z M [UP] (=)Z,- /, G,, RCO C5 EN D/U CLK LOAD G R DIV MAX/MIN M [DOWN] (=)Z M [UP] (=)Z,- /, G,, RCO C5 A B C D 5D [] [] [] [] A B C D A B C D 5D [] [] [] [] A B C D Circuit I Circuit II

Laboratoire génie électrique Stech Série d exercices N compteurs Page 5 / Exercice : En se basant sur la notice technique du CI et le circuit, compléter le tableau suivant : ) Entrée CLR Entrée LOAD Vraie au niveau bas ou haut Asynchrone ou synchrone Vraie au niveau bas ou haut Asynchrone ou synchrone ) Réaliser un compteur modulo avec le circuit intégré proposer deux méthodes ére méthode LSA CLR () LOAD () ENT () ENP () CLK () RDIV = M = 5 M G G C5/,, (5) RCO A () B () C (5) D (),5D [] [] [] [] () A () B () C () D éme méthode CLR () LOAD () ENT () ENP () CLK () LSA RDIV = M = 5 M G G C5/,, (5) RCO A () B () C (5) D (),5D [] [] [] [] () A () B () C () D

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice : En se référant au dossier technique du Circuit intégré, ) Compléter le circuit de câblage pour avoir un compteur binaire modulo de cycle : ----5-------- Avec un bouton d initialisation 5 5 R DIV / V CC Init R () () () () ) Compléter le circuit suivant pour avoir un décompteur binaire de cycle -------5----- avec un bouton d initialisation R DIV / 5 5 V CC Init R () () () () Exercice : Le circuit suivant est réalisé avec les CI 5 et le CI (voir dossier technique). uel est le comptage réalisé par les circuits U et U? Comptage réalisé par U.. Comptage réalisé par U.. U(CLK) VCC 5 5 5 5 U A A A A CLK CI U/D PE MR 5 U A A A A CLK CI U/D PE MR 5 CO CO U A A A A B B B B C S S S S C 5

Laboratoire génie électrique Stech Série d exercices N compteurs Page / Exercice 5: En se référant au dossier technique du CI et pour D C B A = Compléter les chronogrammes suivants : Clk EN D / U LOAD A B C D Valeur du compteur en décimal N () RCO