Saisissez l pprtunité de parfaire vtre frmatin u celle de vs équipes à l utilisatin d Altium Designer. Ce sera pur vus la garantie de dévelpper plus efficacement et d atteindre plus rapidement vs bjectifs. Cnceptin de circuits imprimés : 3 jurs Validatin cmprtementale de la cnceptin par la simulatin SPICE : 1 jur Design High-Speed et la vérificatin par la simulatin de l intégrité du signal : 1 jur Gestin des dnnées avec le «Persnal Vault» - Evlutin Cycle de vie : 1 jur Gestin des dnnées avec le «Vault Server» - Cntrôle d accès Evlutin Release : 2 jurs Cnceptin CPLD / FPGA multi cibles, incluant la cnceptin d'un System n Chip (SC) dans un FPGA Nanbards : 2 jurs 1/7
Prgramme détaillé des Frmatins Cnceptin de circuits imprimés - 3 jurs Cncevir un circuit imprimé. Les technicien et les ingénieurs en électrnique, les chefs de prjet, les respnsables de service. Présentatin générale de l envirnnement Il s agit de cmprendre le principe de la cnceptin unifiée, et de se familiariser avec l interface de Altium Designer. Gestin des biblithèques Saisie de schémas Placement et Rutage Cmprendre le principe des différents types de biblithèques, Créer les symbles et les empreintes des cmpsants, Accéder aux bases de dnnées en lcal u en réseau, Assurer la gestin des cmpsants. Maîtriser l interface et les tuches de raccurcies, Cmprendre les règles de cnceptin et de vérificatin, Structurer un prjet à plat, en hiérarchie, u en canaux multiples, Générer et réutiliser les blcs fnctinnels, Exécuter les premières vérificatins, Générer les premiers rapprts. Maîtriser le passage du schéma au PCB, Synchrniser les schémas et le PCB, Paramétrer les caractéristiques du circuit imprimé, Définir les règles de cnceptin au niveau schématique et au niveau du PCB, Maîtriser le placement des cmpsants et le rutage des signaux : Rutage interactif, Rutage des paires différentielles, Rutage des bus, Aut rutage. Vérificatin des règles de design, Interactin avec la cnceptin mécanique via les mdèles 3D. Génératin des fichiers de srtie Paramétrer et générer les fichiers de srtie : dcumentatin, fabricatin, assemblage Présentatin et utilisatin de Camtastic, util de FAO intégré 2/7
Validatin cmprtementale par la simulatin SPICE - 1 jur Simuler le cmprtement de vtre cnceptin en circuit imprimé. Présentatin du principe et de l envirnnement Prise en main avec le simulateur Analyse des limites du simulateur Rappel du principe de la simulatin SPICE, Intégratin du mdèle cmprtemental SPICE, Présentatin des différents types de simulatin pssibles. Créatin du mdèle SPICE Simulatin des cnceptins : Dans le dmaine temprel, Dans le dmaine fréquentiel, Avec la variatin des paramètres, Avec l impact du bruit, En fnctin des températures, Et analyse des fnctins de transfert. Cmprendre les messages d erreur, Recherche de la cnvergence, Les pièges à éviter. 3/7
Design High-Speed incluant la vérificatin par la simulatin de l intégrité du signal - 1 jur Placer et ruter un design dit «High-Speed» numérique, et vérifier la qualité des signaux du circuit imprimé par la simulatin. Cnnaissance en électrnique et en Altium Designer. Présentatin du principe du design High-Speed Placement et rutage du design High-Speed Vérificatin de la qualité des signaux en pré-rutage Vérificatin de la qualité des signaux en pst-rutage Simulatin incluant les prjets PCB et FPGA Cmprendre les exigences du design High-Speed numérique, Cnvertir ces exigences dans la spécificatin des règles, Astuces, et pièges à éviter. Utiliser les Rms pur le placement et pur l applicatin des règles, Ruter des signaux high-speed (single ended, paire différentielle, bus), incluant la segmentatin des cnnexins multi-pints, à l aide des «Frm-t» u des «Net-tie», Extraire et égaliser la lngueur des pistes. Rappel du principe de l intégrité du signal, Descriptin du mdèle IBIS Intégratin du mdèle IBIS dans le symble des cmpsants, Paramétrage du simulateur pur une simulatin pré-rutage au niveau du schéma, Simulatin des effets de réflexin. Définitin des règles de vérificatin pur l analyse de SI, Simulatin des effets de réflexin et de diaphnie en pst-rutage, Analyse de la situatin et slutin pur l améliratin de la qualité des signaux. Il s agit de cmprendre cmment simuler la qualité des signaux d un système glbal incluant un prjet FPGA. 4/7
Gestin des dnnées avec le «Persnal Vault» - Evlutin - Cycle de vie - 1 jur Rappeler le principe des systèmes de cntrôle de versin, Cmprendre le principe de «Vault», Appliquer le «Persnal Vault» pur gérer l évlutin (versin et maturité) des cmpsants lrs de la cnceptin d un circuit imprimé, Imprter à partir des biblithèques existantes. Présentatin du principe de cntrôle de versins et du système «Persnal Vault» Rappel du principe de cntrôle de versins, ainsi que les utils à utiliser, Présentatin des différentes manières de gérer les biblithèques, Présentatin des systèmes «Vault» d Altium Designer. Biblithèques des cmpsants basées sur le «Vault» Créatin des biblithèques, Ajut des paramètres, Gestin des évlutins : versins et cycles de vie. Opératin d imprts Utilisatin cncrète des cmpsants «Vault» Nmenclature et release Imprter les infrmatins cmmerciales dans le paramètre des cmpsants, Cnvertir les biblithèques existantes en biblithèques «Vault». Manipulatin lrs de la cnceptin d un PCB, Prise en cmpte de la versin et de la maturité des cmpsants dans la cnceptin d un circuit imprimé, Cas d empli. Prise en cmpte des variantes, Paramétrage dans la gestin de la nmenclature, Release avec PCB cnfiguratin. 5/7
Gestin des dnnées avec le «Vault Server» - Cntrôle d accès - Evlutin - Release - 2 jurs Rappeler le principe des systèmes de cntrôle de versin, Cmprendre le principe de «Vault», Appliquer le «Vault Server» pur gérer l accès des dnnées, et l évlutin (versin et maturité) des dnnées de cnceptin et de release lrs de la cnceptin d un circuit imprimé. Présentatin du principe de cntrôle de versins et du système «Vault Server» Rappel du principe de cntrôle de versins, ainsi que les utils à utiliser, Présentatin des systèmes «Vault Server» d Altium. Installatin du «Vault Server» Cntrôle d accès Biblithèques des cmpsants basées sur le «Vault» Opératin d imprts Utilisatin cncrète des cmpsants «Vault» Réutilisatin schématique Release Installatin du «Vault Server» sur le réseau, Vérifier la cnnexin, Paramétrer les prpriétés. Administrer les drits d accès Accès via Atlium Designer et via un brwser d internet. Créatin des biblithèques, Ajut des paramètres, Gestin des évlutins : versins et cycles de vie. Imprter les infrmatins cmmerciales dans le paramètre des cmpsants, Cnnecter à la base de dnnées de l entreprise, Cnvertir les biblithèques existantes en biblithèques «Vault». Manipulatin lrs de la cnceptin d un PCB, Prise en cmpte de la versin et de la maturité des cmpsants dans la cnceptin d un circuit imprimé, Cas d empli. Présentatin de managed sheet, Evlutin (versin et maturité), Utilisatin et mise à jur. Prise en cmpte des variantes, Paramétrage de la nmenclature. Release et publicatin, Evlutin des prduits. 6/7
Cnceptin CPLD / FPGA, incluant la cnceptin d un System n Chip (SC) Nanbards 2jurs Réaliser une applicatin dans un lgique prgrammable CPLD / FPGA indépendamment du fabricant, et cncevir un système embarqué incluant un prcesseur dans un cmpsant du type FPGA.. Les techniciens et les ingénieurs en électrnique u en lgiciels embarqués, les chefs de prjet, les Présentatin générale de l envirnnement Prise en main avec la réalisatin d un cmpteur Debug avec l utilisatin des instruments virtuels Réalisatin des blcs fnctinnels réutilisables Utilisatin du langage C pur la descriptin de l applicatin Interactin avec un prjet circuit imprimé Réalisatin d'un System n Chip (SC) incluant un prcesseur embarqué Il s agit de rappeler le principe d un cmpsant lgique prgrammable, du prcessus de dévelppement, et de mettre en œuvre les cartes de prttypage. Il s agit de rappeler le principe d un SC, et de cmprendre le prcessus de cnceptin en parallèle C-design Descriptin fnctinnelle schématique u en langage HDL avec l éditeur de schémas et de texte, Descriptin des fichiers de cntraintes temprelles et de placement, Vérificatin fnctinnelle avec la simulatin HDL, Implémentatin de l applicatin et prgrammatin dans un FPGA. Présentatin des instruments virtuels, Utilisatin des instruments virtuels pur débugger une applicatin. Il s agit de savir cmment générer un blc fnctinnel à partir d une cnceptin, pur une réutilisatin sans accès aux surces. Cmprendre les raisns et le principe de l utilisatin d un langage infrmatique pur une cnceptin matérielle, Réaliser une applicatin DSP dans un FPGA à l aide du C. Génératin d un prjet PCB à partir d un prjet FPGA, Synchrnisatin entre le prjet FPGA et le prjet PCB, Opératin de pin swapping, et de simulatin de l intégrité du signal impliquant un FPGA. Rappel de la ntin d'ip (Prpriété Intellectuelle), Cnstructin d un système prcesseur avec l interface graphique «Openbus», Utilisatin des drivers lgiciels intégrés, Dévelppement de l applicatin lgicielle avec le cmpilateur Tasking intégré dans Altium Designer, Optimisatin de perfrmance avec le cmpilateur «C t Hardware» pur l accélératin matérielle. C-debuggage. 7/7